增益增强型运算放大器论文-史志峰,王卫东

增益增强型运算放大器论文-史志峰,王卫东

导读:本文包含了增益增强型运算放大器论文开题报告文献综述及选题提纲参考文献,主要关键词:流水线ADC,高增益高速运算放大器,增益增强技术

增益增强型运算放大器论文文献综述

史志峰,王卫东[1](2015)在《一种全差分增益增强型运算放大器的设计》一文中研究指出设计了一种用于高速ADC中的全差分运算放大器。该运算放大器由主运放、4个辅助运放和一种改进型开关电容共模反馈电路组成,主运放采用折迭式共源共栅结构,并引入增益增强技术提高增益。采用SMIC 0.18μm,1.8 V工艺,在Cadence电路设计平台中利用Spectre仿真,结果表明:运放增益达到115 d B,单位增益带宽805 MHz,而功耗仅为10.5 m W,运放在8 ns的时间内可以达到0.01%的建立精度,可用于高速高精度流水线(Pipelined)ADC中。(本文来源于《电子器件》期刊2015年01期)

金钊[2](2012)在《基于增益增强技术轨至轨运算放大器的设计》一文中研究指出当前社会,随着生活水平的提高,人们对于电子类产品的需求量越来越大,对性能方面的要求也越来越高。作为许多模拟系统和混合信号系统中的基本单元,运算放大器的重要性不言而喻,对运算放大器的优化和改进具有深远的意义。运算放大器性能的提升,电子产品会随之在功能、体积和功耗等方面获得一定程度的改善。本文介绍了MOS器件的基本工作原理,之后分析了目前常见的几种全差分放大电路结构:两级运放结构、套筒式结构、折迭式结构,并对这几种结构的性能作出的分析和对比,在此基础上确定设计电路所需的结构。为进一步增大共模输入电压范围,以满足现代电子产品的性能需求,电路输入级采用轨至轨式输入,使运放输入电压摆幅大幅增加。引入增益增强技术,在单级的前提下,利用辅助运放为中间放大级的晶体管提供负反馈系统,降低晶体管栅压,增大晶体管的输出阻抗。本文在传统增益增强技术的基础上,对辅助运放做出改进,成功将传统增益增强技术中所需的两个辅助放大器合二为一,利用单辅助运放实现增益增强技术的应用,大大减少MOS管数量,减小成本,降低电路的功耗。基于0.6μmCMOS工艺,采用Cadence公司的Spectre仿真工具,对所设计运放进行仿真。仿真结果表明:运算放大器的开环直流增益为80dB,相位裕度达83°,单位增益带宽为6.8MHz,共模抑制比为83dB,电源抑制比为98dB,1%的建立时间为18.9ns,转换速率5.5V/μs,满足了设计要求。(本文来源于《哈尔滨理工大学》期刊2012-03-01)

何红宇,郑学仁[3](2011)在《一种基于负电阻增益增强型的全差分运算放大器》一文中研究指出设计了一种新颖的全差分的CMOS运算放大器.在全部晶体管都取最小沟道长度的情况下,层迭的负电阻晶体管结构来提高增益.在电源电压为2.5V,0.25μm CMOS工艺条件下进行电路模拟.模拟结果表明,开环直流增益为86dB,单位增益带宽为200MHz,相位裕度为80°.(本文来源于《微电子学与计算机》期刊2011年02期)

蔡坤明,何杞鑫,陶吉利,丁扣宝[4](2010)在《一种增益增强型套筒式运算放大器的设计》一文中研究指出设计了一种用于高速ADC中的全差分套筒式运算放大器。从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12bit精度、100MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器。基于SMIC0.13μm,3.3V工艺,Spectre仿真结果表明,该运放可以达到105.8dB的增益,单位增益带宽达到983.6MHz,而功耗仅为26.2mW。运放在4ns的时间内可以达到0.01%的建立精度,满足系统设计要求。(本文来源于《电子技术应用》期刊2010年05期)

吴春标,张萌,吴建辉,杜振场[5](2009)在《一种高速低压用增益增强型运算跨导放大器设计》一文中研究指出设计了一种全差分增益增强CMOS运算跨导放大器,用于12位100 MHz采样频率的流水线A/D转换器。详细分析了辅助运放产生的零极点对,优化了建立时间。电路采用中芯国际(SMIC)0.18μm混合信号CMOS工艺设计, 1.8 V电压供电。仿真结果表明,运算放大器的开环增益为102 dB,在3pF负载电容下单位增益带宽为1.27G,精度为0.01%时的建立时间为4.3 ns。(本文来源于《电子技术》期刊2009年06期)

王学祥,郭良权[6](2008)在《一种增益增强的折迭-共源共栅运算放大器》一文中研究指出设计了一种适用于数字音频功放中△-∑ A/D的全差分跨导运算放大器,通过采用增益增强方法,使运放具有较高的直流增益。电路采用SMIC 0.5μm CMOS混合信号双阱工艺。并在Cadence环境下用Hspice进行模拟仿真。结果表明:该运放增益可达85dB,负载电容为2.5pF时,相位裕度为68.8°,单位增益带宽为44.3MHz,共模抑制比为127dB,输入共模范围为0.3V~4.4V。(本文来源于《微计算机信息》期刊2008年35期)

吴晓雷,龚敏,陈岚[7](2008)在《一种全差动增益增强型跨导运算放大器》一文中研究指出设计了一种低电压全差动增益增强CMOS运算跨导放大器。主运放为一个P管输入的折迭式共源共栅结构,两个辅助运放被设计用来提升电路的输出阻抗和开环增益。主运放采用了一种改进的开关电容共模反馈电路,有更快的建立时间和更高的精度。电路采用中芯国际(SMIC)0.18μm混合信号CMOS工艺设计,1.8 V电压供电,仿真结果表明,运算放大器的开环直流增益为92.2 dB,单位增益带宽可达504 MHz。(本文来源于《现代电子技术》期刊2008年05期)

刘爱荣,杨华中[8](2006)在《负阻负载和复制运放增益增强技术相结合的低电压低功耗高增益端到端输出范围运算放大器(英文)》一文中研究指出设计了一种低电压低功耗高增益端到端运算放大器.为了提高运放的直流增益,采用了复制运放增益增强技术,这种技术的特点是在提高增益的同时不影响输出摆幅,非常适合低电压场合.该运放采用0·18μm标准CMOS工艺,工作电压为1V.仿真结果表明,在5pF负载电容下所获得运放的直流增益达到65·9dB,增益带宽积为70·28MHz ,相位裕度为50°,静态功耗为156·7μW.(本文来源于《半导体学报》期刊2006年12期)

郑维山,邓青,张萌,龙善丽,吴建辉[9](2006)在《增益增强型CMOS运算放大器的自动优化算法》一文中研究指出在增益增强型运算放大器优化中采用了自动设计方法,此方法在电路性能方程式和自适应遗传优化算法基础上对电路性能指标进行优化。该放大器在0.18μm CM O S工艺条件下中开环增益为92.1 dB,单位增益带宽积为1.78 GH z,相位裕度为55.1°和0.2%建立时间为1.27 ns,同时说明此优化设计方法的有效性。(本文来源于《固体电子学研究与进展》期刊2006年02期)

陈朝阳,胡小波,付生猛[10](2005)在《一种采用增益增强方法的CMOS全差分运算放大器》一文中研究指出设计了一种全差分、增益增强CMOS运算放大器。该放大器由叁个折迭式共源共栅运算 放大器组成,可用于12位40 MHz采样频率的流水线A/D转换器。详细分析了折迭式共源共栅运 算放大器中由增加增益增强电路产生的零极点对。该放大器在0.35μm CMOS工艺中开环增益为 112 dB,单位增益带宽为494 MHz。(本文来源于《微电子学》期刊2005年01期)

增益增强型运算放大器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

当前社会,随着生活水平的提高,人们对于电子类产品的需求量越来越大,对性能方面的要求也越来越高。作为许多模拟系统和混合信号系统中的基本单元,运算放大器的重要性不言而喻,对运算放大器的优化和改进具有深远的意义。运算放大器性能的提升,电子产品会随之在功能、体积和功耗等方面获得一定程度的改善。本文介绍了MOS器件的基本工作原理,之后分析了目前常见的几种全差分放大电路结构:两级运放结构、套筒式结构、折迭式结构,并对这几种结构的性能作出的分析和对比,在此基础上确定设计电路所需的结构。为进一步增大共模输入电压范围,以满足现代电子产品的性能需求,电路输入级采用轨至轨式输入,使运放输入电压摆幅大幅增加。引入增益增强技术,在单级的前提下,利用辅助运放为中间放大级的晶体管提供负反馈系统,降低晶体管栅压,增大晶体管的输出阻抗。本文在传统增益增强技术的基础上,对辅助运放做出改进,成功将传统增益增强技术中所需的两个辅助放大器合二为一,利用单辅助运放实现增益增强技术的应用,大大减少MOS管数量,减小成本,降低电路的功耗。基于0.6μmCMOS工艺,采用Cadence公司的Spectre仿真工具,对所设计运放进行仿真。仿真结果表明:运算放大器的开环直流增益为80dB,相位裕度达83°,单位增益带宽为6.8MHz,共模抑制比为83dB,电源抑制比为98dB,1%的建立时间为18.9ns,转换速率5.5V/μs,满足了设计要求。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

增益增强型运算放大器论文参考文献

[1].史志峰,王卫东.一种全差分增益增强型运算放大器的设计[J].电子器件.2015

[2].金钊.基于增益增强技术轨至轨运算放大器的设计[D].哈尔滨理工大学.2012

[3].何红宇,郑学仁.一种基于负电阻增益增强型的全差分运算放大器[J].微电子学与计算机.2011

[4].蔡坤明,何杞鑫,陶吉利,丁扣宝.一种增益增强型套筒式运算放大器的设计[J].电子技术应用.2010

[5].吴春标,张萌,吴建辉,杜振场.一种高速低压用增益增强型运算跨导放大器设计[J].电子技术.2009

[6].王学祥,郭良权.一种增益增强的折迭-共源共栅运算放大器[J].微计算机信息.2008

[7].吴晓雷,龚敏,陈岚.一种全差动增益增强型跨导运算放大器[J].现代电子技术.2008

[8].刘爱荣,杨华中.负阻负载和复制运放增益增强技术相结合的低电压低功耗高增益端到端输出范围运算放大器(英文)[J].半导体学报.2006

[9].郑维山,邓青,张萌,龙善丽,吴建辉.增益增强型CMOS运算放大器的自动优化算法[J].固体电子学研究与进展.2006

[10].陈朝阳,胡小波,付生猛.一种采用增益增强方法的CMOS全差分运算放大器[J].微电子学.2005

标签:;  ;  ;  

增益增强型运算放大器论文-史志峰,王卫东
下载Doc文档

猜你喜欢