导读:本文包含了线性鉴相论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:线性,锁相环,检波器,稳态,分频,分岔,相位。
线性鉴相论文文献综述
王坤鹏,牛中奇,杨博,朱伟[1](2011)在《鉴相器频率对调频连续波信号线性度影响》一文中研究指出研究了一种通过快速改变锁相环分频比产生调频连续波信号的方案,讨论了锁相环中鉴相器频率对信号线性度的影响。使用ADS进行建模仿真,通过对仿真结果的分析,得出结论,在适当小的分频比跳变间隔,可以产生精度高、线性度好的调频信号;鉴相器频率越高,产生的调频信号的调频线性度越好。(本文来源于《电子科技》期刊2011年05期)
张坤,陈岚[2](2008)在《低电压高速CMOS电流模线性鉴相器的设计》一文中研究指出在高速时钟和数据恢复电路(CDR)中一般采用高数率比线性鉴相器(LPD)来降低鉴相器(PD)和压控振荡器(VCO)的工作频率。从电路结构的复杂度、芯片面积以及功耗叁方面,对叁种不同速率比LPD电路进行了分析比较;针对2.5Gbit/s CDR电路的具体应用,分别设计了半数率比和1/4数率比LPD,均通过了功能仿真;最后比较仿真结果,在2.5Gbit/s应用下,半数率比结构是合理的选择。电路设计采用TSMC0.18μm CMOS混合信号工艺,LPD电路均采用低电压高速电流模逻辑(CML)实现。(本文来源于《电子器件》期刊2008年03期)
仇洪冰,王玫,郑继禹[3](1997)在《分段线性取样鉴相频率合成器的混沌现象》一文中研究指出本文从理论上分析了取样锁相式频率合成器混沌的产生机理和产生条件,探讨了奇异吸引子的相空间轨迹及其演变规律,通过计算机模拟给出了以T为分岔参数的分岔图和混沌区域随系统参数的变化曲线.(本文来源于《电子学报》期刊1997年07期)
刘佑华[4](1986)在《具有线性鉴相特性的DSP 一阶数字锁相环》一文中研究指出随着近年来数字技术的进步,锁相环也不断数字化。其中,由微处理器与软件构成的数字信号处理(DSP)型数字锁相环有其独有的优点,如:在一个环中由于分时操作可以进行任意多重使用,可以在使用时自由地设定、改变其特性,等等。因此,可以预料,它将会极大地适用于今后的数字通信方式的同步、信号变换电路等方面。但是,以前的 DSP 数字锁相环只是简单地把模拟锁相环的工作取代(本文来源于《移动通讯装备》期刊1986年03期)
周渭[5](1981)在《实现高频下高线性度鉴相的方法——单路分频控制鉴相》一文中研究指出用于测频目的的线性比相仪在高频下比相时都不可避免地存在非线性和“死区”现象。本文所提出的“单路分频控制鉴相”的线性鉴相方法能够最大限度地克服上述问题,并且大大降低了对元器件开关速度的要求。它可以满意地实现直到10兆赫的高频下的线性比相。改善了比相仪的性能,提高了测量精度。按此原理构成的比相仪在直接比相时,仪器一天引入的误差为0.2毫微秒左右,短期内对测量的影响在微微秒量级。(本文来源于《计量学报》期刊1981年01期)
线性鉴相论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
在高速时钟和数据恢复电路(CDR)中一般采用高数率比线性鉴相器(LPD)来降低鉴相器(PD)和压控振荡器(VCO)的工作频率。从电路结构的复杂度、芯片面积以及功耗叁方面,对叁种不同速率比LPD电路进行了分析比较;针对2.5Gbit/s CDR电路的具体应用,分别设计了半数率比和1/4数率比LPD,均通过了功能仿真;最后比较仿真结果,在2.5Gbit/s应用下,半数率比结构是合理的选择。电路设计采用TSMC0.18μm CMOS混合信号工艺,LPD电路均采用低电压高速电流模逻辑(CML)实现。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
线性鉴相论文参考文献
[1].王坤鹏,牛中奇,杨博,朱伟.鉴相器频率对调频连续波信号线性度影响[J].电子科技.2011
[2].张坤,陈岚.低电压高速CMOS电流模线性鉴相器的设计[J].电子器件.2008
[3].仇洪冰,王玫,郑继禹.分段线性取样鉴相频率合成器的混沌现象[J].电子学报.1997
[4].刘佑华.具有线性鉴相特性的DSP一阶数字锁相环[J].移动通讯装备.1986
[5].周渭.实现高频下高线性度鉴相的方法——单路分频控制鉴相[J].计量学报.1981