逻辑分析仪论文_廖任秀,郑惠群

导读:本文包含了逻辑分析仪论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:分析仪,逻辑,示波器,测试,可编程,门阵列,数据采集。

逻辑分析仪论文文献综述

廖任秀,郑惠群[1](2019)在《一种基于示波器X-Y显示模式的简易逻辑分析仪设计方法》一文中研究指出逻辑分析仪属于贵重仪器,价格昂贵,操作麻烦且普及率低。为解决高校实验室设备配备不足,并充分利用现有设备,提出一种借助现有示波器X-Y模式进行显示,通过外加扩展电路实现逻辑分析功能的设计方法。该逻辑分析仪以STM32F767处理器为核心,外围电路简单,能够同时在示波器上显示8路数字信号时序,且具有触发字方式可调、时间标志线可调、信号采样率可调及存储回放等功能。(本文来源于《金华职业技术学院学报》期刊2019年06期)

吕菲[2](2019)在《基于嵌入式系统的逻辑分析仪设计》一文中研究指出以其独特优势,逻辑分析仪广泛应用于测试设备采集和显示数字信号。然而,现有逻辑分析仪应用普适性低、操作不便,与复杂数字系统的测试和分析的时间需求很不相称。本文基于嵌入式系统,对逻辑分析仪进行需求分析的基础上,确定了逻辑分析仪的整体方案;以单片机作为处理芯片,设计了逻辑分析仪的前端采集部分,实现下位机数据采集、存储、控制逻辑及其余上位机的通信;根据上位机的数据解析形式,设计了下位机外围电路设计,综合上述两者,实现基于上位机参数要求,下位机接收命令后将数据传输到上位机并进行机解析,以波形图显示方案的逻辑分析仪系统设计。(本文来源于《计算机产品与流通》期刊2019年11期)

白江华,陈静薇[3](2019)在《一个基于Arduino的虚拟逻辑分析仪(英文)》一文中研究指出本项目设计了一台结构简单、性能稳定的逻辑分析仪。该逻辑分析仪由两个模块组成;一个模块用来生成测试用的数字波形,另一个模块用来读取、显示和存储数字波形。两个模块联合使用,可以完成电路板的自动化测试。该逻辑分析仪的主控程序用LabVIEW编写,输入输出模块用两个Arduino UNO板实现。波形生成模块的最高刷新频率设定为20 Hz,逻辑读取模块的最高采样频率设定为200 Hz。经过1.2万次循环测试,该逻辑分析仪的准确率为100%。本文还对如何用Arduino构建虚拟仪器以及相应的程序进行了解释。(本文来源于《Journal of Measurement Science and Instrumentation》期刊2019年01期)

陈杰,沙玉龙[4](2019)在《基于STM32的简易逻辑分析仪的设计》一文中研究指出逻辑分析仪能够对多路的数字信号进行逻辑波形显示,比较逻辑关系,便于监控数字系统的运行情况,分析数字系统的故障等。本文以STM32F103ZET6芯片为核心,构建逻辑分析采集系统,将输入的8路数字信号转换为两路模拟信号,利用常见的示波器作为显示单元,完成简易逻辑分析仪的设计。本设计适用于1MHz级以内的各种逻辑电平的数字信号显示、分析和存储,结构简单,性能稳定。(本文来源于《科技视界》期刊2019年07期)

王励,田万里,吕增强[5](2018)在《逻辑分析仪高速采集系统的设计与实现》一文中研究指出随着混合信号示波器中包含逻辑分析仪功能,对逻辑分析仪采集系统的采样率提出了更高要求。基于混合信号示波器平台,设计与实现了逻辑分析仪高速采集系统,采样率达2.5 GSa/s。鉴于逻辑分析仪数据只表示高低两状态,使用FPGA就能快速实现高低电平的数字化。基于FPGA强大的数据处理功能,把每个通道信号分作两路输入,使用625 MHz时钟分别对每一路进行双沿采样,然后拼接数据,可以实现2.5 GSa/s采样率,给出了具体方案。同时,详细介绍了采集系统的FPGA采集控制、数据采集控制流程、数据读取与绘制波形等设计与实现,最后在测试中予以验证。(本文来源于《电子测量技术》期刊2018年21期)

文常保,吴忠秉,雪程飞,姚世朋,李演明[6](2017)在《一种用于逻辑分析仪的FPGA测试接口电路》一文中研究指出针对目前利用逻辑分析仪对FPGA进行测试时,各待测信号之间出现干扰现象及利用差分方式测量时浪费FPGA的I/O引脚资源的问题,提出了一种用于逻辑分析仪的FPGA测试接口电路实现方案。该方案由信号输入接口模块、单端信号转差分信号模块和信号输出接口模块组成。信号输入接口模块完成FPGA和测试接口电路之间的信号传输工作,单端信号转差分信号模块把单端信号转换成差分信号,信号输出接口模块将转换完成后的信号输出给逻辑分析仪。通过一个具体的FPGA信号测试实验表明,在采样深度分别为1、8、32 KB时,使用测试接口电路比没有使用时的测量相对误差分别减少了87.3%、90.2%、88.6%。(本文来源于《实验室研究与探索》期刊2017年11期)

田万里,刘洪庆,王励[7](2017)在《基于FPGA的逻辑定时分析仪高速采集方法的设计》一文中研究指出根据逻辑定时分析仪的功能特点和工作原理,利用FPGA丰富的逻辑资源实现逻辑定时分析仪采集方法的设计。结合FPGA芯片的硬件资源特点,设计了基于FPGA的逻辑定时分析仪的异步双沿采样法和异步双沿交叉采样法,从而实现对逻辑信号的高速采样。(本文来源于《电子质量》期刊2017年07期)

许可行,吴帅,周晓华[8](2017)在《基于嵌入式系统的简易逻辑分析仪设计》一文中研究指出基于数字信号采集处理以及数字示波器存储显示原理,提出了一种简易逻辑分析仪制作方案。该系统主要由C8051F020与FPGA最小系统模块、ADC采集模块、信号衰减模块及TFT触摸显示模块组成。该设计采用单级、叁级触发方式判断,可同时对8路信号进行采集、触发、存储及显示。经实验验证,该系统具有较高的测试速率、能实现多通道输入、可进行多级触发等优点。(本文来源于《国外电子测量技术》期刊2017年07期)

孙沛,李冶[9](2017)在《基于LabVIEW和FPGA的虚拟逻辑分析仪设计与测试》一文中研究指出为实现逻辑分析仪的普及应用和提高仪器的可维护性,设计了一种基于虚拟仪器技术和模块化设计思想的虚拟逻辑分析仪。该虚拟逻辑分析仪以FPGA为硬件基础,搭建测试电路,实现对16路数据的并行采集,完成毛刺检测等功能,增强了扩展性。利用LabVIEW编写用户应用界面,实现软件的控制流程、数据的处理分析等功能。给出了该虚拟逻辑分析仪在实际电路中的应用测试效果。(本文来源于《实验技术与管理》期刊2017年05期)

史欢[10](2017)在《多通道可重构的虚拟逻辑分析仪的研制》一文中研究指出1973年,HP和IBM在合作的项目中研制成功了针对数字系统多个信号之间逻辑关系测试的仪器,随后作为通用仪器被推广开来,逐渐发展为逻辑分析仪,主要用于数字信号的显示、分析、处理。逻辑分析仪的工作原理是采集数字信号,通过内部、外部时钟选择分别进行时序分析和状态分析,同时依靠丰富的触发功能对数据流进行定位、分析时序错误。逻辑分析仪由采集电路、存储器、主控制器、传输模块、显示部分等组成。由于单机版的逻辑分析仪售价昂贵,使用门槛过高,导致难以像示波器一样普及,同时基于PC的虚拟逻辑分析仪发展迅速,成本相对低廉,功能上也能够满足一般的数字信号检测需求。因而本文研究设计了以FPGA为主控制器的虚拟逻辑分析仪,具有采样率高、存储深度大、抗干扰能力强、升级灵活、方便携带、成本低廉等优势,能够满足测试基本数字信号的需求。虚拟逻辑分析系统是以Xilinx公司的XC6SLX45 FPGA现场可编程逻辑控制器为主控芯片,能够实现芯片功能的可重构。它提供了极佳的低功耗和高性能之间的均衡性,通过内存接口管理器连接一颗内存容量为2Gb的SDRAM DDR3,用于对16通道数字信号进行缓存处理,每通道能够保证1MB的存储深度。传输介质采用USB总线,采用了Cypress公司的FX2LP USB微控制器,最终将数据传输到上位机。人机界面由图形化编程语言LabVIEW编写,数字波形通过虚拟化的仪器界面展示,完整实现数字信号的采集、缓存、显示、处理过程。LabVIEW程序开源,可由用户重新构建前面板和逻辑功能。经调试表明,通道之间没有干扰产生,波形能够稳定、准确地触发显示,达到了设计之初的要求。(本文来源于《吉林大学》期刊2017-05-01)

逻辑分析仪论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

以其独特优势,逻辑分析仪广泛应用于测试设备采集和显示数字信号。然而,现有逻辑分析仪应用普适性低、操作不便,与复杂数字系统的测试和分析的时间需求很不相称。本文基于嵌入式系统,对逻辑分析仪进行需求分析的基础上,确定了逻辑分析仪的整体方案;以单片机作为处理芯片,设计了逻辑分析仪的前端采集部分,实现下位机数据采集、存储、控制逻辑及其余上位机的通信;根据上位机的数据解析形式,设计了下位机外围电路设计,综合上述两者,实现基于上位机参数要求,下位机接收命令后将数据传输到上位机并进行机解析,以波形图显示方案的逻辑分析仪系统设计。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

逻辑分析仪论文参考文献

[1].廖任秀,郑惠群.一种基于示波器X-Y显示模式的简易逻辑分析仪设计方法[J].金华职业技术学院学报.2019

[2].吕菲.基于嵌入式系统的逻辑分析仪设计[J].计算机产品与流通.2019

[3].白江华,陈静薇.一个基于Arduino的虚拟逻辑分析仪(英文)[J].JournalofMeasurementScienceandInstrumentation.2019

[4].陈杰,沙玉龙.基于STM32的简易逻辑分析仪的设计[J].科技视界.2019

[5].王励,田万里,吕增强.逻辑分析仪高速采集系统的设计与实现[J].电子测量技术.2018

[6].文常保,吴忠秉,雪程飞,姚世朋,李演明.一种用于逻辑分析仪的FPGA测试接口电路[J].实验室研究与探索.2017

[7].田万里,刘洪庆,王励.基于FPGA的逻辑定时分析仪高速采集方法的设计[J].电子质量.2017

[8].许可行,吴帅,周晓华.基于嵌入式系统的简易逻辑分析仪设计[J].国外电子测量技术.2017

[9].孙沛,李冶.基于LabVIEW和FPGA的虚拟逻辑分析仪设计与测试[J].实验技术与管理.2017

[10].史欢.多通道可重构的虚拟逻辑分析仪的研制[D].吉林大学.2017

论文知识图

的FPGA实现逻辑分析仪检测信号时序图测试的IQ波形数据同步实际测试图像数据同步实际测试图逻辑分析仪显示的递增计数规律

标签:;  ;  ;  ;  ;  ;  ;  

逻辑分析仪论文_廖任秀,郑惠群
下载Doc文档

猜你喜欢