调试电路及显示装置论文和设计

全文摘要

本申请涉及一种调试电路及显示装置,调试电路用于调试存储模块的数据,调试电路包括开关模块及主控模块;开关模块用于与所述存储模块连接;主控模块与所述开关模块连接及用于连接至所述存储模块,主控模块用于传输第一信号至所述开关模块及所述存储模块,以控制所述开关模块关断,并读取所述存储模块的数据;主控模块还用于传输第二信号至所述开关模块及所述存储模块,以控制所述开关模块导通,并通过所述存储模块写入数据至所述存储模块。上述的调试电路及显示装置,能够实现对存储模块数据的写入,避免了主控模块读取存储模块数据时,误改写存储模块的数据,同时保证能够对存储模块写入数据。

主设计要求

1.一种调试电路,用于调试存储模块的数据,其特征在于,所述调试电路包括:开关模块,用于与所述存储模块连接;及主控模块,与所述开关模块连接及用于连接至所述存储模块,所述主控模块用于传输第一信号至所述开关模块及所述存储模块,以控制所述开关模块关断,并读取所述存储模块的数据;所述主控模块还用于传输第二信号至所述开关模块及所述存储模块,以控制所述开关模块导通,并通过所述开关模块写入数据至所述存储模块。

设计方案

1.一种调试电路,用于调试存储模块的数据,其特征在于,所述调试电路包括:

开关模块,用于与所述存储模块连接;及

主控模块,与所述开关模块连接及用于连接至所述存储模块,所述主控模块用于传输第一信号至所述开关模块及所述存储模块,以控制所述开关模块关断,并读取所述存储模块的数据;所述主控模块还用于传输第二信号至所述开关模块及所述存储模块,以控制所述开关模块导通,并通过所述开关模块写入数据至所述存储模块。

2.根据权利要求1所述的调试电路,其特征在于,所述主控模块包括控制单元及第一开关,所述开关模块与所述存储模块之间设置第一调试点,所述控制单元通过所述第一开关与所述第一调试点连接;所述控制单元用于通过控制所述第一开关的导通,建立所述控制单元与所述第一调试点的连接,以通过所述第一调试点读取所述存储模块的数据。

3.根据权利要求2所述的调试电路,其特征在于,所述第一调试点包括第一时钟信号调试点及第一数据信号调试点,所述第一开关包括第一时钟信号开关及第一数据信号开关;所述控制单元分别通过所述第一时钟信号开关及所述第一数据信号开关与所述第一调试点连接;所述控制单元用于通过所述第一时钟信号开关及所述第一时钟信号调试点传输时钟信号至所述存储模块,并通过所述第一数据信号开关及所述第一数据信号调试点读取所述存储模块的数据。

4.根据权利要求3所述的调试电路,其特征在于,所述主控模块还包括第二开关,所述主控模块与所述开关模块之间设置第二调试点,所述控制单元通过所述第二开关与所述第二调试点连接;所述控制单元用于通过控制所述第二开关的导通,建立所述控制单元与所述第二调试点的连接,以通过所述第二调试点及所述开关模块写入数据至所述存储模块。

5.根据权利要求4所述的调试电路,其特征在于,所述第二调试点包括第二时钟信号调试点及第二数据信号调试点,所述第二开关包括第二时钟信号开关及第二数据信号开关;所述控制单元分别通过所述第二时钟信号开关及所述第二数据信号开关与所述第二调试点连接;所述控制单元还用于通过所述第二时钟信号开关、所述第二时钟信号调试点及所述开关模块传输时钟信号至所述存储模块,并通过所述第二数据信号开关、所述第二数据信号调试点及所述开关模块写入数据至所述存储模块。

6.根据权利要求1所述的调试电路,其特征在于,当所述主控模块传输第二信号至所述开关模块及所述存储模块时,所述开关模块导通,所述主控模块能够通过所述开关模块读取所述存储模块的数据。

7.根据权利要求1所述的调试电路,其特征在于,所述第一信号为低电平,所述第二信号为高电平。

8.根据权利要求1所述的调试电路,其特征在于,所述存储模块为伽马电压芯片。

9.一种调试电路,用于调试存储模块的数据,其特征在于,所述调试电路包括:

开关模块,用于与所述存储模块连接;及

主控模块,与所述开关模块连接及用于连接至所述存储模块,所述主控模块包括控制单元、第一开关及第二开关,所述开关模块与所述存储模块之间设置第一调试点,所述控制单元通过所述第一开关与所述第一调试点连接,所述控制单元用于通过控制所述第一开关的导通,建立所述控制单元与所述第一调试点的连接;所述控制单元用于传输第一信号至所述开关模块及所述存储模块,以控制所述开关模块截止,并通过所述第一调试点读取所述存储模块的数据;所述主控模块与所述开关模块之间设置第二调试点,所述控制单元通过所述第二开关与所述第二调试点连接;所述控制单元用于通过控制所述第二开关的导通,建立所述控制单元与所述第二调试点的连接,所述控制单元用于传输第二信号至所述开关模块及所述存储模块,以控制所述开关模块导通,并通过所述第二调试点及所述开关模块写入数据至所述存储模块。

10.一种显示装置,其特征在于,所述显示装置包括显示面板及权利要求1至权利要求9任意一项所述的调试电路。

设计说明书

技术领域

本申请涉及显示技术领域,特别涉及一种调试电路及显示装置。

背景技术

薄膜晶体管液晶显示器(Thin Film Transistor-Liquid Crystal Display,TFT-LCD)凭借其低功耗、超薄等优点得到了加速的发展,大尺寸、高解析度及高分辨率的液晶面板成为了各家面板厂商追逐竞争的目标。为了提高液晶面板的品质,降低印刷电路板的不良率,在印刷电路板SMT(Surface Mount Technology,表面组装技术)加工后需对印刷电路板上的存储模块进行调试,然而,现有的调试电路对存储模块的数据进行调试时,存在存储模块的数据被改写的风险。

发明内容

基于此,有必要针对现有的调试电路对存储模块的数据进行调试时,存在存储模块的数据被改写的风险的问题,提供一种调试电路及显示装置。

一种调试电路,用于调试存储模块的数据,所述调试电路包括:

开关模块,用于与所述存储模块连接;及

主控模块,与所述开关模块连接及用于连接至所述存储模块,所述主控模块用于传输第一信号至所述开关模块及所述存储模块,以控制所述开关模块关断,并读取所述存储模块的数据;所述主控模块还用于传输第二信号至所述开关模块及所述存储模块,以控制所述开关模块导通,并通过所述开关模块写入数据至所述存储模块。

在其中一个实施例中,所述主控模块包括控制单元及第一开关,所述开关模块与所述存储模块之间设置第一调试点,所述控制单元通过所述第一开关与所述第一调试点连接;所述控制单元用于通过控制所述第一开关的导通,建立所述控制单元与所述第一调试点的连接,以通过所述第一调试点读取所述存储模块的数据。

在其中一个实施例中,所述第一调试点包括第一时钟信号调试点及第一数据信号调试点,所述第一开关包括第一时钟信号开关及第一数据信号开关;所述控制单元分别通过所述第一时钟信号开关及所述第一数据信号开关与所述第一调试点连接;所述控制单元用于通过所述第一时钟信号开关及所述第一时钟信号调试点传输时钟信号至所述存储模块,并通过所述第一数据信号开关及所述第一数据信号调试点读取所述存储模块的数据。

在其中一个实施例中,所述主控模块还包括第二开关,所述主控模块与所述开关模块之间设置第二调试点,所述控制单元通过所述第二开关与所述第二调试点连接;所述控制单元用于通过控制所述第二开关的导通,建立所述控制单元与所述第二调试点的连接,以通过所述第二调试点及所述开关模块写入数据至所述存储模块。

在其中一个实施例中,所述第二调试点包括第二时钟信号调试点及第二数据信号调试点,所述第二开关包括第二时钟信号开关及第二数据信号开关;所述控制单元分别通过所述第二时钟信号开关及所述第二数据信号开关与所述第二调试点连接;所述控制单元还用于通过所述第二时钟信号开关、所述第二时钟信号调试点及所述开关模块传输时钟信号至所述存储模块,并通过所述第二数据信号开关、所述第二数据信号调试点及所述开关模块写入数据至所述存储模块。

在其中一个实施例中,当所述主控模块传输第二信号至所述开关模块及所述存储模块时,所述开关模块导通,所述主控模块能够通过所述开关模块读取所述存储模块的数据。

在其中一个实施例中,所述第一信号为低电平,所述第二信号为高电平。

在其中一个实施例中,所述存储模块为伽马电压芯片。

在其中一个实施例中,所述调试电路包括:

开关模块,用于与所述存储模块连接;及

主控模块,与所述开关模块连接及用于连接至所述存储模块,所述主控模块包括控制单元、第一开关及第二开关,所述开关模块与所述存储模块之间设置第一调试点,所述控制单元通过所述第一开关与所述第一调试点连接,所述控制单元用于通过控制所述第一开关的导通,建立所述控制单元与所述第一调试点的连接;所述控制单元用于传输第一信号至所述开关模块及所述存储模块,以控制所述开关模块截止,并通过所述第一调试点读取所述存储模块的数据;所述主控模块与所述开关模块之间设置第二调试点,所述控制单元通过所述第二开关与所述第二调试点连接;所述控制单元用于通过控制所述第二开关的导通,建立所述控制单元与所述第二调试点的连接,所述控制单元用于传输第二信号至所述开关模块及所述存储模块,以控制所述开关模块导通,并通过所述第二调试点及所述开关模块写入数据至所述存储模块。

一种显示装置,所述显示装置包括显示面板及上述的调试电路。

上述的调试电路及显示装置,主控模块通过传输第一信号至开关模块及存储模块,控制所述开关模块截止,从而能够读取存储模块的数据而不能写入数据至存储模块,还通过传输第二信号至开关模块及存储模块,控制所述开关模块导通,并通过存储模块写入数据至存储模块,从而能够实现对存储模块数据的写入,避免了主控模块读取存储模块数据时,误改写存储模块的数据,同时保证能够对存储模块写入数据。

附图说明

图1为一实施例中的显示装置的结构示意图;

图2为一实施例中的调试电路的功能模块图;

图3为一实施例中的调试电路的电路图;

图4为一实施例中的调试电路的电路图。

具体实施方式

为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。

需要说明的是,当元件被称为“固定于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件。当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件。本文所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的,并不表示是唯一的实施方式。

除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。

请参阅图1,图1为一实施例中的显示装置的结构示意图。所述显示装置包括系统主板10、印刷电路板20及显示面板30。

系统主板10用于将R(红)\/G(绿)\/B(蓝)压缩信号、控制信号及动力通过线材传输至印刷电路板20。

印刷电路板20也称PCB板,印刷电路板20焊接、组装好电子元件后称为PCBA(Printed Circuit Board Assembly,印刷电路板组件)。PCBA上设置有连接器40及伽马电压芯片50。连接器40通过线材与系统主板10连接,连接器40用于将系统主板10传输的R(红)\/G(绿)\/B(蓝)压缩信号、控制信号及动力传输至印刷电路板20板上的电子元件,如,伽马电压芯片50。伽马电压芯片50用于输出驱动显示面板30的伽马电压。

显示面板30包括显示区域31及位于显示区域31边缘的扇出区域32。显示区域31也称显示区,用于显示图像信息。扇出区域32通常指没有图像显示的区域,该区域主要用于压合线路及部分传感器。

PCBA对R\/G\/B压缩信号、控制信号及动力进行处理后通过栅极驱动器60及源极驱动器70传输至显示面板30。

显示面板30包括多条扫描线33、多条数据线34及多个像素单元35。扫描线33也称为栅线,多条扫描线33沿第一方向延伸,沿第二方向排列。多条数据线34沿第二方向延伸,沿第一方向排列。可以理解的,扫描线33和数据线34的延伸、排列方向是相反的,也就是数据线34的延伸方向为扫描线33的排列方向,数据线34的排列方向为扫描线33的延伸方向。同时第一方向、第二方向互相垂直,第一方向可以理解为垂直方向,也就是二维坐标里的Y轴的延伸方向,第二方向可以理解为水平方向,也就是二维坐标里的X轴的延伸方向。

多个像素单元35呈矩阵排列,每个像素单元35分别与一条扫描线33及一条数据线34连接。具体的,每个像素单元35通过TFT(Thin Film Transistor Liquid CrystalDisplayer,薄膜晶体管)分别与扫描线33及数据线34连接。每个像素单元35与薄膜晶体管36的漏极连接,薄膜晶体管36的栅极与扫描线33连接,薄膜晶体管36的源极与数据线34连接。每个像素单元35包括具有红色(Red)、绿色(Green)和蓝色(Blue)三种不同颜色的三个子像素。

栅极驱动器60包括多个栅极驱动通道,以对应连接多条扫描线33。源极驱动器70包括多个源极驱动通道,以对应连接多条数据线34。栅极驱动器60根据所述控制信号及电源开启扫描线33,以打开与扫描线33连接的薄膜晶体管36。源极驱动器70通过打开的薄膜晶体管36传输R\/G\/B信号至像素单元35,像素单元35根据所述R\/G\/B信号显示颜色信息,从而使得显示面板显示画面。

所述显示装置还包括开关模块102及存储模块104。所述开关模块102及所述存储模块104设置于所述印刷电路板20上。

请参阅图2,图2为一实施例中的调试电路的功能模块图。所述调试电路用于调试存储模块104的数据。所述调试电路包括开关模块102及主控模块106。所述开关模块102用于与所述存储模块104连接。所述主控模块106与所述开关模块102连接及用于连接至所述存储模块104。所述主控模块106用于传输第一信号至所述开关模块102及所述存储模块104,以控制所述开关模块102关断,并读取所述存储模块104的数据。所述主控模块106还用于传输第二信号至所述开关模块102及所述存储模块104,以控制所述开关模块102导通,并通过所述开关模块102写入数据至所述存储模块104。

在一实施例中,所述存储模块104为伽马电压芯片50。所述主控模块106为系统主板10。所述数据包括伽马电压、基准电压及共电极电压。所述第一信号为低电平,所述第二信号为高电平,采用电平信号作为控制信号,稳定、可靠。

所述第一信号为低电平时,所述开关模块102关断。所述第二信号为高电平时,所述开关模块102导通。

所述调试电路用于对PCBA板上的存储模块104进行调试,以确保通过PCBA板传输至显示面板30的信号的准确性,当存储模块104中的数据出错时,若显示面板30接收到出错的数据,则显示面板30的显示出现异常。

当所述主控模块106传输第二信号至所述开关模块102及所述存储模块104时,所述开关模块102导通,所述主控模块106能够通过所述开关模块102读取所述存储模块104的数据。所述开关模块102使得所述主控模块106对所述存储模块104的数据的读写通过不同通道独立进行,避免所述主控模块106读取所述存储模块104的数据时误改写所述存储模块104的数据,同时也可以通过相同的通道分时读写所述存储模块104的数据,使得所述主控模块106写入数据至所述存储模块104的过程中,如需读取所述存储模块104的数据无需切换通道即可读取。

需要说明的是,所述第一信号使得所述开关模块102截止且所述存储模块104为可读工作状态,所述第二信号使得所述开关模块102导通且所述存储模块104为可读写工作状态。

所述主控模块106包括控制单元1062及第一开关1064。所述开关模块102与所述存储模块104之间设置第一调试点S1。所述控制单元1062通过所述第一开关1064与所述第一调试点S1连接。所述控制单元1062用于通过控制所述第一开关1064的导通,建立所述控制单元1062与所述第一调试点S1的连接,以通过所述第一调试点S1读取所述存储模块104的数据。通过设置所述第一调试点S1及所述第一开关1064使得所述主控模块106对所述存储模块104数据的读取,无需改变PCBA板的硬件连接结构,只需在主控模块106中增加开关,结构简单,节约成本。

请参阅图3,在一实施例中,所述第一调试点S1包括第一时钟信号调试点SCL_I及第一数据信号调试点SDA_I,所述第一开关1064包括第一时钟信号开关K1及第一数据信号开关K2。所述控制单元1062分别通过所述第一时钟信号开关K1及所述第一数据信号开关K2与所述第一调试点S1连接。所述控制单元1062用于通过所述第一时钟信号开关K1及所述第一时钟信号调试点SCL_I传输时钟信号至所述存储模块104,并通过所述第一数据信号开关K2及所述第一数据信号调试点SDA_I读取所述存储模块104的数据。第一时钟信号开关K1、第一时钟信号调试点SCL_I及第一数据信号开关K2、第一数据信号调试点SDA_I使得保证存储模块104正常工作的时钟信号和主控模块106读取的数据独立传输,互不干扰,使得主控模块106与存储模块104之间的通信稳定、可靠。

请一并参阅图2,所述主控模块106还包括第二开关1066,所述主控模块106与所述开关模块102之间设置第二调试点S2,所述控制单元1062通过所述第二开关1066与所述第二调试点S2连接;所述控制单元1062用于通过控制所述第二开关1066的导通,建立所述控制单元1062与所述第二调试点S2的连接,以通过所述第二调试点S2及所述开关模块102写入数据至所述存储模块104。通过设置所述第二调试点S2及所述第二开关1066使得所述主控模块106对所述存储模块104数据的读写,无需改变PCBA板的硬件连接结构,只需在主控模块106中增加开关,结构简单,节约成本。

所述第二调试点S2包括第二时钟信号调试点SCL_O及第二数据信号调试点SDA_O,所述第二开关1066包括第二时钟信号开关K3及第二数据信号开关K4。所述控制单元1062分别通过所述第二时钟信号开关K3及所述第二数据信号开关K4与所述第二调试点S2连接。所述控制单元1062还用于通过所述第二时钟信号开关K3、所述第二时钟信号调试点SCL_O及所述开关模块102传输时钟信号至所述存储模块104,并通过所述第二数据信号开关K4、所述第二数据信号调试点SDA_O及所述开关模块102写入数据至所述存储模块104。第二时钟信号开关K3、第二时钟信号调试点SCL_O及第二数据信号开关K4、第二数据信号调试点SDA_O使得保证存储模块104正常工作的时钟信号和主控模块106读写的数据独立传输,互不干扰,使得主控模块106与存储模块104之间的通信稳定、可靠。

所述主控模块106将从所述存储模块104读取到的数据与预存于主控模块106中的标准数据进行比较,若读取的数据与标准数据不一致,则存储模块104中的数据出错,需要对存储模块104的数据进行更新或对所述存储模块104进行维修。对存储模块104的数据进行更新即重新写入数据至存储模块104。

请参阅图4,在一实施例中,所述控制单元1062、所述开关模块102及所述存储模块104分别包括第一控制接口WP1、第二控制接口WP2及第三控制接口WP3。所述控制单元1062通过所述第一控制接口WP1传输第一信号至所述第二控制接口WP2及所述第三控制接口WP3,所述控制单元1062还通过所述第一控制接口WP1传输第二信号至所述第二控制接口WP2及所述第三控制接口WP3。所述控制单元1062还包括主控时钟信号接口SCL及主控数据信号接口SDA。所述第一时钟信号开关K1一端与所述主控时钟信号接口SCL连接,另一端与所述第一时钟信号调试点SCL_I连接。所述第一数据信号开关K2一端与所述主控数据信号接口SDA连接,另一端与所述第一数据信号调试点SDA_I连接。所述第二时钟信号开关K3一端与所述主控时钟信号接口SCL连接,另一端与第二时钟信号调试点SCL_O连接。所述第二数据信号开关K4一端与所述主控数据信号接口SDA连接,另一端与第二数据信号调试点SDA_O连接。

本申请的调试电路,主控模块通过传输第一信号至开关模块及存储模块,控制所述开关模块截止,从而能够读取存储模块的数据而不能写入数据至存储模块,还通过传输第二信号至开关模块及存储模块,控制所述开关模块导通,并通过存储模块写入数据至存储模块,从而能够实现对存储模块数据的写入,避免了主控模块读取存储模块数据时,误改写存储模块的数据,同时保证能够对存储模块写入数据。

以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。

以上所述实施例仅表达了本实用新型的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对实用新型专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本实用新型构思的前提下,还可以做出若干变形和改进,这些都属于本实用新型的保护范围。因此,本实用新型专利的保护范围应以所附权利要求为准。

设计图

调试电路及显示装置论文和设计

相关信息详情

申请码:申请号:CN201920306461.X

申请日:2019-03-12

公开号:公开日:国家:CN

国家/省市:94(深圳)

授权编号:CN209401293U

授权时间:20190917

主分类号:G09G 3/36

专利分类号:G09G3/36

范畴分类:40B;

申请人:惠科股份有限公司

第一申请人:惠科股份有限公司

申请人地址:518101 广东省深圳市宝安区石岩街道水田村民营工业园惠科工业园厂房1、2、3栋,九州阳光1号厂房5、7楼

发明人:熊志

第一发明人:熊志

当前权利人:惠科股份有限公司

代理人:熊文杰;谭露盈

代理机构:44224

代理机构编号:广州华进联合专利商标代理有限公司

优先权:关键词:当前状态:审核中

类型名称:外观设计

标签:;  ;  

调试电路及显示装置论文和设计
下载Doc文档

猜你喜欢