高速帧同步论文_单琦,张志芳,ZHANG,Ye,SHA,Li-wei

导读:本文包含了高速帧同步论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:巴克,可编程,门阵列,在线,阈值,相位,接收机。

高速帧同步论文文献综述

单琦,张志芳,ZHANG,Ye,SHA,Li-wei[1](2017)在《一种高速并行帧同步的FPGA实现方法》一文中研究指出针对高分辨率卫星对于高数据速率处理的要求,文中提出了一种高速并行帧同步的FPGA实现方法,采用高度灵活的并行度设计。为了提高系统处理的稳定性,在查找帧同步字图样时,采用分段流水线的方法处理,并通过引入掩码兼容不同的帧同步字长度;在完成帧长度累加时,根据不同的并行度引入相对应的帧长度相关累加计数器,灵活适应不同的传输帧长;采用定轴移位机制,消除滑位效应。使系统能够在不提高工作时钟的前提下,实现高速信号的帧同步处理。在本设计中,工作时钟选用125MHz,并行32路处理帧同步数据,可以实现4Gbps的数据处理吞吐率。(本文来源于《第四届高分辨率对地观测学术年会论文集》期刊2017-09-17)

涂焱阳,吴志勇,马爽,李亚添,李学良[2](2017)在《阈值可变的高速光通信脉冲位置调制的帧同步》一文中研究指出设计并实现了一种并行循环移位比较的帧同步方式,将其应用于传输速率为2.5Gbit·s-1的大气激光通信脉冲位置调制(PPM)系统中,论述了该帧同步的工作原理,并分析了其同步性能。采用特定帧头同步序列提高了系统对大气信道帧同步的容错能力,在信道状态变差时通过适当减小检测阈值可保持较高的同步概率。理论及仿真结果表明,该同步方案可在高速PPM光通信中实现帧同步,对应于大气信道3种不同的情形,检测阈值分别取14、7~9、10~13时可使系统保持较好的工作性能。(本文来源于《中国激光》期刊2017年11期)

高妍,哈斯巴特[3](2016)在《高速传输系统帧同步模块设计及FPGA实现》一文中研究指出文章针对宽带通信的高速帧同步应用需求,设计实现了一种采用多比特并行移位检测的高速并行帧同步模块。该模块通过多个移位相关器并行工作的方式,大幅度提升了帧同步检测速率。在Xilinx virtex-6FPGA上的实现和应用测试表明,该电路可实现码流速率为10Gbps的高效高可靠帧同步,在光纤通信以及未来的空天数传通信等系统中具有良好应用价值。(本文来源于《军事通信技术》期刊2016年02期)

张波[4](2013)在《一种适合高速接收机的帧同步方法》一文中研究指出针对高速接收机并行帧同步模糊状态多、假锁概率高的问题,提出了一种改进的帧同步处理方法。该方法通过截取信号中的一段数据进行回放来降低处理速度,减少了帧同步中的模糊状态。对改进方法的帧同步建立时间和性能进行了理论分析和计算。计算数据表明,新方法在硬件资源和帧同步时间变化不大的情况下使假同步概率减小为原来的1/PM,改善了接收机性能。(本文来源于《电视技术》期刊2013年09期)

陈燕[5](2010)在《基于FPGA高速帧同步设计及性能分析》一文中研究指出高速数据传输主要用于传输大容量的格式化数据,在地面接收端先要对数据进行帧同步定位,确定每个正确的编码分组后,才能进行解交织译码处理,恢复出原始结构数据。为了解决高数据吞吐率与芯片的处理速度之间的矛盾,提出了一种基于现场可编程门阵列(FPGA)实现的并行帧同步搜索方法,并对其同步性能进行了分析和测试。该设计具有硬件资源占用少、处理速度高、实时性强、同步稳定可靠的特点。(本文来源于《无线电工程》期刊2010年05期)

满欣,杨军,张尔扬[6](2009)在《一种高速帧同步和相位模糊估计的方法及其FPGA实现》一文中研究指出提出仅依靠接收符号和本地同步码快速确定MPSK调制符号的帧同步,并同时估计其相位模糊值的计算方法,给出减少一半计算量的简化相关算法以及设定两个门限的方法,并分析该同步器的性能。详细设计能估计相位模糊值的高速帧同步器的结构,通过FPGA实现验证算法在高达320 MSPS的8PSK符号速率时均可以有效工作。(本文来源于《现代电子技术》期刊2009年11期)

罗仁泽,王汝言,朱维乐[7](2006)在《高速移动DVB-T系统帧同步算法》一文中研究指出在DVB-T 2K系统中常规同步算法均采用保护间隔和导频实现,其移动速度不能超过100k/h.本文提出一种低复杂度的利用迭加的、极弱能量的复巴克码和保护间隔进行帧同步算法.仿真表明:对于150km/h的高速移动DVB-T系统,该算法能极快地获得良好的帧同步性能;同时,该迭加的复巴克码对系统性能的影响可以忽略不计.(本文来源于《电子学报》期刊2006年05期)

曾敏[8](2004)在《甚短距离光互联系统高速并行帧同步电路设计》一文中研究指出随着Internet网络和电信网络的快速发展,各种视频音频多媒体通信的广泛应用,对网络的带宽要求越来越大,光纤通信已经成为信息高速公路的基石。目前,大量的光网络设备被放置于电信服务提供商的同一机房里。为了降低不同设备间采用高速光互联的成本,光互连论坛(Optical Internetworking Forum,OIF)制订了一系列应用于甚短距离(very short reach,VSR)光互联的协议,也即是VSR接口协议,其核心是采用低速并行光链路代替高速串行的光链路,以降低成本。目前OIF制订的VSR接口有10Gbit/s VSR4接口规范和40Gbit/s VSR5接口规范。本文中所研究的VSR4-1为10Gbit/s STM-64/OC-192 SDH/SONET VSR4接口规范中的一个应用协议,它将STM-64/OC-192帧格式数据匹配到十二路并行低速光纤通道上传输。帧同步电路是数字传输系统中的重要组成部分。VSR帧同步系统是VSR转换集成电路的重要组成部分,STM-64/OC-192的数据经过分割排列、编码、插入校验码、帧定界符插入等处理匹配到十二路1.25Gbit/s通道上,形成具有新的帧结构的数据流,在接收端VSR帧同步系统通过搜捕帧同步码组将接收到的数据重新按照帧结构排列,与发送端保持帧同步,即是将十二路未同步数据转换成十二路同步数据。帧同步的实现方法有逐位调整法和置位调整法,经比较分析,采用置位调整法。结合VSR十二路通道并行传输STM-64/OC-192帧数据的特点,分析了帧同步系统主要性能参数,参考ITU-T的G.783建议中对SDH帧同步性能要求的建议,选取了符合VSR并行传输结构和满足SDH性能要求的参数。为了提高系统的稳定性,在电路上采用并行帧同步电路结构,并采用搜捕校验、同步保护增加系统抗干扰性能。采用自顶向下的设计方法,用Verilog HDL硬件描述语言对VSR十二路帧同步系统进行描述,论文中给出了各个电路的结构和仿真结果。同时设计了基于m序列的高速误码检测系统辅助该帧同步系统和VSR系统的测试。采用现场可编程门阵列实现了该帧同步系统,作为VSR实验系统的关键模块之一的VSR帧同步电路最后在实际系统上测试通过,通过测试结果表明该帧同步系统能够实际应用,达到了设计目标,在VSR实验系统中工作稳定。(本文来源于《东南大学》期刊2004-03-01)

苏向东[9](2003)在《高速帧同步格式化器》一文中研究指出高速数据传输处理技术是现代通信系统研究的主要新热点方向之一。随着数据传输速率增高,其帧同步的实现就越来越困难,而该领域主要是应用高速数字电路技术。基于此,本论文试图解决其在空间卫星通信上的应用-“高速帧同步格式化器”的实现。高速帧同步格式化器是遥感卫星地面接收系统中必不可少的关键设备之一,主要将从卫星接收到的高速数码流格式化,使计算机得以辨识每一帧的起始位置,然后将数码流经高速接口进入计算机进行预处理。现代军事和民用对地观察卫星的分辨力越来越高,因此对地面站系统的性能的要求也越来越高,而对作为卫星地面站的核心关键之一的帧同步格式化器的要求当然也是越来越高,不仅对速率的要求提高了很多,还要求其能应用于多种卫星。高速帧同步格式化器的国外报价昂贵,并且军用卫星数据格式及加密都为国家机密,所以不可能都购买国外的产品,必须国产化。这一工作的完成,将在这个关键环节上有助于我国新型遥感卫星、军用卫星地面系统的建设,促进我国遥感卫星应用技术的发展。本文主要完成了高速帧同步格式化的设计方法、仿真及其软硬件实现。该高速帧同步格式化器最高工作速率为150Mbps,适用于多颗卫星多种帧格式,可通过计算机初始化控制。其可控参数有:IQ路信息、帧头长度、帧同步码内容、帧同步误差容限(同步门限)、帧保护容限(锁定门限)、帧保护系数(失锁门限)、帧的长度。为完成设计指标,作者查阅了大量相关资料,同时完成了:FPGA编程实现主体设计、系统的仿真、制作高速PCB板、编写单片机控制程序、调试实验。实验结果表明,高速帧同步格式化器的设计达到了速率高,控制灵活的要求。(本文来源于《电子科技大学》期刊2003-04-01)

卞蓉辉,王琨强,薛冰,万国龙[10](2002)在《基于CPLD的高速可重构PCM帧同步器的实现》一文中研究指出给出一种基于 CPL D的高速可重构帧同步器的设计思路和实现方法 ,探讨如何提高系统速度及其可靠性。既采用数字化相关检测技术和可容错的校验保护技术 ,又采用系统内在线可编程 ISP(In- System Programm ing)技术和提高系统速度的流水线技术 ,综合高速 PCI总线接口设计 ,完成了在线可重新配置的高速帧同步器的实现(本文来源于《遥测遥控》期刊2002年03期)

高速帧同步论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

设计并实现了一种并行循环移位比较的帧同步方式,将其应用于传输速率为2.5Gbit·s-1的大气激光通信脉冲位置调制(PPM)系统中,论述了该帧同步的工作原理,并分析了其同步性能。采用特定帧头同步序列提高了系统对大气信道帧同步的容错能力,在信道状态变差时通过适当减小检测阈值可保持较高的同步概率。理论及仿真结果表明,该同步方案可在高速PPM光通信中实现帧同步,对应于大气信道3种不同的情形,检测阈值分别取14、7~9、10~13时可使系统保持较好的工作性能。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

高速帧同步论文参考文献

[1].单琦,张志芳,ZHANG,Ye,SHA,Li-wei.一种高速并行帧同步的FPGA实现方法[C].第四届高分辨率对地观测学术年会论文集.2017

[2].涂焱阳,吴志勇,马爽,李亚添,李学良.阈值可变的高速光通信脉冲位置调制的帧同步[J].中国激光.2017

[3].高妍,哈斯巴特.高速传输系统帧同步模块设计及FPGA实现[J].军事通信技术.2016

[4].张波.一种适合高速接收机的帧同步方法[J].电视技术.2013

[5].陈燕.基于FPGA高速帧同步设计及性能分析[J].无线电工程.2010

[6].满欣,杨军,张尔扬.一种高速帧同步和相位模糊估计的方法及其FPGA实现[J].现代电子技术.2009

[7].罗仁泽,王汝言,朱维乐.高速移动DVB-T系统帧同步算法[J].电子学报.2006

[8].曾敏.甚短距离光互联系统高速并行帧同步电路设计[D].东南大学.2004

[9].苏向东.高速帧同步格式化器[D].电子科技大学.2003

[10].卞蓉辉,王琨强,薛冰,万国龙.基于CPLD的高速可重构PCM帧同步器的实现[J].遥测遥控.2002

论文知识图

高速帧同步格式化器工作于锁...高速帧同步器结构图高速帧同步格式化器初始化&监...高速帧同步器原理图帧同步过程状态转换图(5)恢复相位帧同步器仿真效果图

标签:;  ;  ;  ;  ;  ;  ;  

高速帧同步论文_单琦,张志芳,ZHANG,Ye,SHA,Li-wei
下载Doc文档

猜你喜欢