一种兼容高低电平检测的CA电路论文和设计-张卫东

全文摘要

本实用新型公开了一种兼容高低电平检测的CA电路,其特征在于,包括电源模块、卡座\/卡模块、DET信号检测模块和MCU模块,所述电源模块为所述卡座\/卡模块、DET信号检测模块以及MCU模块供电,所述卡座\/卡模块与MCU模块连接,所述DET信号检测模块分别连接所述卡座\/卡模块与MCU模块,用于在插卡\/拔卡过程中改变输入MCU模块的电平信号。通过此检测电路,后续可以根据用户需求和物料需求进行上料,满足不同的实际需求,节约整体项目开发成本和时间。它解决了传统设计时只满足一种设计状态的难题。

主设计要求

1.一种兼容高低电平检测的CA电路,其特征在于,包括电源模块、卡座\/卡模块、DET信号检测模块和MCU模块,所述电源模块为所述卡座\/卡模块、DET信号检测模块以及MCU模块供电,所述卡座\/卡模块与MCU模块连接,所述DET信号检测模块分别连接所述卡座\/卡模块与MCU模块,用于在插卡\/拔卡过程中改变输入MCU模块的电平信号。

设计方案

1.一种兼容高低电平检测的CA电路,其特征在于,包括电源模块、卡座\/卡模块、DET信号检测模块和MCU模块,所述电源模块为所述卡座\/卡模块、DET信号检测模块以及MCU模块供电,所述卡座\/卡模块与MCU模块连接,所述DET信号检测模块分别连接所述卡座\/卡模块与MCU模块,用于在插卡\/拔卡过程中改变输入MCU模块的电平信号。

2.根据权利要求1所述的一种兼容高低电平检测的CA电路,其特征在于,所述MCU模块包括第一DATA端、第一CLK端、第一RST端和第一DET端,所述卡座\/卡模块包括第二DATA端、第二CLK端、第二RST端和S1-DET端和S2端,所述DET信号检测模块包括第一检测单元和第二检测单元,所述第一检测单元包括电阻R1和电阻R3,所述第二检测单元包括电阻R2和电阻R4,所述电阻R1的一端连接所述S2端,电阻R1的另一端连接VCC,电阻R2的一端连接S2端,电阻R2的另一端接地,电阻R3的一端连接所述S1-DET端,另一端接地,电阻R4的一端连接S1-DET端,电阻R4的另一端连接VCC;第一检测单元与第二检测单元同时有且只有一个上料,另一个设置为NC。

设计说明书

技术领域

本实用新型涉及专属机顶盒技术领域,具体的说,是一种兼容高低电平检测的CA电路。

背景技术

随着机顶盒技术的发展,各地广电局实现增值业务时都是通过CA认证来识别用户的合法信息。所谓数字电视机顶盒的CA,实际上是数字电视系统的CA,名称为条件接收,简称CA,它是一种技术手段,它只允许被授权的用户使用某一业务,未经授权的用户不能使用这一业务。机顶盒中硬件和软件针对CA合法识别都需要条件一致才能识别正确。目前由于各地广电局硬件针对CA检测信号的识别没有统一的标准。软件针对检测信号的改变可以通过升级实现,而硬件针对检测信号的改变会大大影响整个项目的时间。CA电路作为机顶盒内的判别用户身份的重要环节,在目前的设计中往往根据项目当前的实际情况进行单一满足设计,当客户需求改变或者物料购买困难时,就无法在现有硬件版本上进行直接更改。

实用新型内容

本实用新型的目的在于提供一种兼容高低电平检测的CA电路,用于解决现有技术中当客户需求改变或者物料购买困难时无法在现有硬件版本上直接进行更改的问题。

本实用新型通过下述技术方案解决上述问题:

一种兼容高低电平检测的CA电路,包括电源模块、卡座\/卡模块、DET信号检测模块和MCU模块,所述电源模块为所述卡座\/卡模块、DET信号检测模块以及MCU模块供电,所述卡座\/卡模块与MCU模块连接,所述DET信号检测模块分别连接所述卡座\/卡模块与MCU模块,用于在插卡\/拔卡过程中改变输入MCU模块的电平信号。

通过此检测电路,可以根据卡座\/卡模块是常开还是常闭以及MCU中DET引脚是高电平检测为插卡还是低电平检测为插卡,来选择第一检测单元或第二选择单元上料,后续可以根据用户需求和物料需求进行上料,满足不同的实际需求,节约整体项目开发成本和时间。它解决了传统设计时只满足一种设计状态的难题。

进一步地,所述MCU模块包括第一DATA端、第一CLK端、第一RST端和第一DET端,所述卡座\/卡模块包括第二DATA端、第二CLK端、第二RST 端和S1-DET端和S2端,所述DET信号检测模块包括第一检测单元和第二检测单元,所述第一检测单元包括电阻R1和电阻R3,所述第二检测单元包括电阻 R2和电阻R4,所述电阻R1的一端连接所述S2端,电阻R1的另一端连接VCC,电阻R2的一端连接S2端,电阻R2的另一端接地,电阻R3的一端连接所述 S1-DET端,另一端接地,电阻R4的一端连接S1-DET端,电阻R4的另一端连接VCC;第一检测单元与第二检测单元同时有且只有一个上料,另一个设置为 NC。

当卡座\/卡模块为常闭卡座,且设定S1-DET端输出低电平为有卡插入,这个时候,第一检测单元上料,即电阻R1和电阻R3上料,电阻R2和电阻R4不上料即不存在(NC);常闭卡座的S1-DET和S2引脚物料本身是连接在一起的,当没有卡插入时,电阻R1和电阻R3形成VCC-CA的电阻串联分压电路,根据公式Vdet=VCC-CA\/(R1+R3)*R3得出Vdet等于10\/11VCC-CA,MCU判别为高电平,识别为不插卡;当插入卡时,由于物理作用将S1-SET脚和S2管脚断开,Vdet处通过电阻R3下拉到地,电压接近于0V,MCU识别为低,MCU识别到DET信号后将其余RST、CLK、DATA信号进行处理,从而解扰成功。

当卡座\/卡模块为常闭卡座,且设定S1-DET端输出高电平为有卡插入,这个时候,第一检测单元上料,即电阻R2和电阻R4上料,电阻R1和电阻R3不上料即不存在(NC);常闭卡座S1-DET和S2引脚物料本身是连接在一起的,当没有卡插入时,电阻R4和电阻R2形成VCC-CA的电阻串联分压电路,根据公式Vdet=VCC-CA\/(R2+R4)*R2,MCU判别为低电平,识别为不插卡;当插入卡时,由于物理作用将S1-SET脚和S2管脚断开,Vdet处通过电阻R4上拉到电源VCC-CA,电压接近于VCC-CA,MCU识别为高,MCU识别到DET信号后将其余RST、CLK、DATA信号进行处理,从而解扰成功。

当卡座\/卡模块为常开卡座,设定S1-DET端输出低电平为有卡插入,电阻 R2和电阻R4上料,电阻R1和电阻R3不上料;常开卡座S1-DET和S2引脚物料本身是断开的,当没有卡插入时,Vdet处通过R4上拉至VCC-CA,电压接近于VCC-CA,MCU识别为高,判断为不插卡;当插入卡时,S1-SET脚和S2管脚通过物理连接导通,R4和R2形成VCC-CA的电阻串联分压电路,根据公式 Vdet=VCC-CA\/(R2+R4)*R2,MCU判别为低电平,识别为插卡;MCU识别到DET信号后将其余RST、CLK、DATA信号进行处理,解扰成功。

当卡座\/卡模块为常开卡座,设定S1-DET端输出高电平为有卡插入,电阻 R1和电阻R3上料,电阻R2和电阻R4不上料。

常开卡座S1-DET和S2引脚物料本身是断开的,当没有卡插入时,Vdet处通过电阻R3下拉到GND,Vdet处电压接近于0V,MCU判别为低电平,识别为不插卡;当卡插入时,S1-SET脚和S2管脚通过物理连接导通,R1和R3形成VCC-CA的电阻串联分压电路,根据公式Vdet=VCC-CA\/(R1+R3)*R3, MCU判别为高电平,识别为插卡;MCU识别到DET信号后将其余RST、CLK、 DATA信号进行处理,从而解扰成功。

本实用新型与现有技术相比,具有以下优点及有益效果:

(1)本实用新型本发明通过此检测电路,后续可以根据用户需求和物料需求进行上料,满足不同的实际需求,节约整体项目开发成本和时间。

(2)本实用新型解决了传统设计时只满足一种设计状态的难题。

附图说明

图1为本实用新型的原理框图;

图2为卡座\/卡模块与DET信号检测模块的电路原理图。

具体实施方式

下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。

实施例1:

一种兼容高低电平检测的CA电路,如图1所示,包括电源模块、卡座\/卡模块、DET信号检测模块和MCU模块,所述电源模块为所述卡座\/卡模块、DET 信号检测模块以及MCU模块供电,所述卡座\/卡模块与MCU模块连接,所述DET信号检测模块分别连接所述卡座\/卡模块与MCU模块,用于在插卡\/拔卡过程中改变输入MCU模块的电平信号。

如图2所示,所述MCU模块包括第一DATA端、第一CLK端、第一RST 端和第一DET端,所述卡座\/卡模块包括第二DATA端、第二CLK端、第二RST 端和S1-DET端和S2端,所述DET信号检测模块包括第一检测单元和第二检测单元,所述第一检测单元包括电阻R1和电阻R3,所述第二检测单元包括电阻 R2和电阻R4,所述电阻R1的一端连接所述S2端,电阻R1的另一端连接VCC,电阻R2的一端连接S2端,电阻R2的另一端接地,电阻R3的一端连接所述 S1-DET端,另一端接地,电阻R4的一端连接S1-DET端,电阻R4的另一端连接VCC;第一检测单元与第二检测单元同时有且只有一个上料,另一个设置为 NC。插拔卡时,DET信号引脚S1-DET有信号高低变换,MCU就是通过识别该信号来判断是否插拔卡。

具体分以下四种状态:

1.当卡座采用常闭卡座且软件判别DET信号低为插卡时,电阻R1,电阻 R3上料,电阻R2,电阻R4均NC,具体工作原理如下:常闭卡座的S1-DET 和S2引脚物料本身是连接在一起的,当没有卡插入时,电阻R1和电阻R3形成 VCC-CA的电阻串联分压电路,根据公式Vdet=VCC-CA\/(R1+R3)*R3得出 Vdet等于10\/11VCC-CA,MCU判别为高电平,识别为不插卡;当插入卡时,由于物理作用将S1-SET脚和S2管脚断开,Vdet处通过电阻R3下拉到地,电压接近于0V,MCU识别为低,MCU识别到DET信号后将其余RST、CLK、 DATA信号进行处理,从而解扰成功;

2.当卡座采用常闭卡座且软件判别DET信号高为插卡时,电阻R2,电阻 R4上料,电阻R1,电阻R3均NC,具体工作原理如下:同理常闭卡座S1-DET 和S2引脚物料本身是连接在一起的,当没有卡插入时,电阻R4和电阻R2形成 VCC-CA的电阻串联分压电路,根据公式Vdet=VCC-CA\/(R1+R3)*R2得出 Vdet等于1\/11VCC-CA,MCU判别为低电平,识别为不插卡;当插入卡时,由于物理作用将S1-SET脚和S2管脚断开,Vdet处通过电阻R4上拉到电源VCC-CA,电压接近于VCC-CA,MCU识别为高,MCU识别到DET信号后将其余RST、 CLK、DATA信号进行处理,从而解扰成功。

3.当卡座采用常开卡座且软件判别为DET信号低为插卡时,电阻R2,电阻R4上料,电阻R1,电阻R3均NC,具体工作原理如下:常开卡座S1-DET 和S2引脚物料本身是断开的,当没有卡插入时,Vdet处通过R4上拉至VCC-CA,电压接近于VCC-CA,MCU识别为高,判断为不插卡;当插入卡时,S1-SET 脚和S2管脚通过物理连接导通,电阻R4和电阻R2形成VCC-CA的电阻串联分压电路,根据公式Vdet=VCC-CA\/(R2+R4)*R2得出Vdet等于1\/11VCC-CA, MCU判别为低电平,识别为插卡;MCU识别到DET信号后将其余RST、CLK、 DATA信号进行处理,解扰成功。

4.当卡座采用常开卡座且软件判别为DET信号高为插卡时,电阻R1,电阻R3上料,电阻R2,电阻R4均NC,具体工作原理如下:同理常开卡座S1-DET 和S2引脚物料本身是断开的,当没有卡插入时,Vdet处通过电阻R3下拉到 GND,Vdet处电压接近于0V,MCU判别为低电平,识别为不插卡;当卡插入时,S1-SET脚和S2管脚通过物理连接导通,电阻R1和电阻R3形成VCC-CA 的电阻串联分压电路,根据公式Vdet=VCC-CA\/(R1+R3)*R3得出Vdet等于 10\/11VCC-CA,MCU判别为高电平,识别为插卡;MCU识别到DET信号后将其余RST、CLK、DATA信号进行处理,从而解扰成功。

通过此检测电路,后续可以根据用户需求和物料需求进行上料,满足不同的实际需求,节约整体项目开发成本和时间。它解决了传统设计时只满足一种设计状态的难题。

尽管这里参照本实用新型的解释性实施例对本实用新型进行了描述,上述实施例仅为本实用新型较佳的实施方式,本实用新型的实施方式并不受上述实施例的限制,应该理解,本领域技术人员可以设计出很多其他的修改和实施方式,这些修改和实施方式将落在本申请公开的原则范围和精神之内。

设计图

一种兼容高低电平检测的CA电路论文和设计

相关信息详情

申请码:申请号:CN201920309737.X

申请日:2019-03-12

公开号:公开日:国家:CN

国家/省市:51(四川)

授权编号:CN209764943U

授权时间:20191210

主分类号:G01R19/25

专利分类号:G01R19/25;G01R15/04;G01R1/30

范畴分类:31F;

申请人:四川九州电子科技股份有限公司

第一申请人:四川九州电子科技股份有限公司

申请人地址:621000 四川省绵阳市科创园区九洲大道259号

发明人:张卫东;张虎军;纪秋平

第一发明人:张卫东

当前权利人:四川九州电子科技股份有限公司

代理人:刘兴亮

代理机构:51213

代理机构编号:四川省成都市天策商标专利事务所 51213

优先权:关键词:当前状态:审核中

类型名称:外观设计

标签:;  ;  

一种兼容高低电平检测的CA电路论文和设计-张卫东
下载Doc文档

猜你喜欢