全文摘要
本实用新型公开了一种三值忆阻器的电路模型。本实用新型利用集成运算放大器、电压比较器和模拟乘法器电路实现忆阻器特性中的相应运算,其中,集成运算放大器主要用于实现磁通量的积分运算、比例运算、反相求和运算。电压比较器用于实现电压大小的比较。模拟乘法器用于实现方程中各项的乘积运算。该电路模型可用于三值忆阻器电路的实验以及应用,在高密度非易失性存储器、人工神经网络电路以及多值逻辑运算等诸多领域中的应用研究具有重要意义。
主设计要求
1.一种三值忆阻器的电路模型,包括集成运算放大器U1,集成运算放大器U2、电压比较器U3、乘法器U4,其特征在于:所述的集成运算放大器U1的第1引脚与第一电容C1的一端和第二电阻R2的一端相连;第2引脚与第一电容C1的另一端和第一电阻R1的一端相连,第一电阻R1的另一端与激励电压相连;集成运算放大器U1第3引脚接地;第4引脚接正15伏电源;第5引脚接地;第6引脚与第二电阻R2的另一端、第三电阻R3的一端和第四电阻R4的一端相连;第三电阻R3的另一端与电压-0.25V相连;第7引脚与第四电阻R4的另一端和电压比较器U3的第3引脚相连;第8引脚与第五电阻R5的一端和电压比较器U3的第6引脚相连;集成运算放大器U1的第9引脚与第五电阻R5的另一端、第六电阻R6的一端、第七电阻R7的一端相连,第七电阻的另一端接+0.25V电压;第10引脚接地;第11引脚接负15伏电源;第12引脚接地;第13引脚与第八电阻R8的一端、第九电阻R9的一端相连;第九电阻R9的另一端与电压比较器U3的第1引脚相连;第14引脚与第八电阻R8的另一端、第十五电阻R15的一端相连;所述的集成运算放大器U2的第1引脚与第十二电阻R12的一端、第十六电阻R16的一端相连;第2引脚与第十二电阻R12的另一端、第十三电阻R13的一端相连,第十三电阻R13的另一端与电压比较器U3的第7引脚相连;集成运算放大器U2第3引脚接地;第4引脚接正15伏电源;第5引脚接地;第6引脚与第十四电阻R14的一端、第十五电阻R15的一端、第十六电阻R16的一端、第十七电阻R17的一端相连;第7引脚与第十七电阻R17的另一端相连;第8引脚与第十八电阻R18的一端、第二十一电阻R21的一端相连;第9引脚与第十八电阻R18的另一端、第十九电阻R19的一端相连;第10引脚接地;第11引脚接负15伏电源;第12引脚接地;第13引脚与第二十电阻R20的一端、第二十一电阻R21的另一端相连;第14引脚与第二十电阻R20的另一端相连;所述的电压比较器U3的第1引脚与第九电阻R9的另一端相连;第2引脚接地;第3引脚与集成运算放大器U1的第7引脚相连;第4引脚接负15伏电源;第5引脚接地;第6引脚与集成运算放大器U1的第8引脚相连;第7引脚与第十一电阻R11的一端、第十三电阻R13的另一端相连;第8引脚与正15伏电源、第十电阻R10的一端、第十一电阻R11的另一端相连;所述的乘法器U4的第1引脚与集成运算放大器U1的第7引脚相连;第2引脚接地;第3引脚与集成运算放大器U1的第1引脚相连;第4引脚接地;第5引脚接负15伏电源;第6引脚接地;第7引脚与第十九电阻R19的另一端相连;第8引脚接正15伏电源;所述的集成运算放大器U1和集成运算放大器U2采用LF347;电压比较器U3采用LM393,乘法器U4采用AD633AN。
设计方案
1.一种三值忆阻器的电路模型,包括集成运算放大器U1,集成运算放大器U2、电压比较器U3、乘法器U4,其特征在于:
所述的集成运算放大器U1的第1引脚与第一电容C1的一端和第二电阻R2的一端相连;第2引脚与第一电容C1的另一端和第一电阻R1的一端相连,第一电阻R1的另一端与激励电压 相连;集成运算放大器U1第3引脚接地;第4引脚接正15伏电源;第5引脚接地;第6引脚与第二电阻R2的另一端、第三电阻R3的一端和第四电阻R4的一端相连;第三电阻R3的另一端与电压-0.25V相连;第7引脚与第四电阻R4的另一端和电压比较器U3的第3引脚相连;第8引脚与第五电阻R5的一端和电压比较器U3的第6引脚相连;集成运算放大器U1的第9引脚与第五电阻R5的另一端、第六电阻R6的一端、第七电阻R7的一端相连,第七电阻的另一端接+0.25V电压;第10引脚接地;第11引脚接负15伏电源;第12引脚接地;第13引脚与第八电阻R8的一端、第九电阻R9的一端相连;第九电阻R9的另一端与电压比较器U3的第1引脚相连;第14引脚与第八电阻R8的另一端、第十五电阻R15的一端相连;
所述的集成运算放大器U2的第1引脚与第十二电阻R12的一端、第十六电阻R16的一端相连;第2引脚与第十二电阻R12的另一端、第十三电阻R13的一端相连,第十三电阻R13的另一端与电压比较器U3的第7引脚相连;集成运算放大器U2第3引脚接地;第4引脚接正15伏电源;第5引脚接地;第6引脚与第十四电阻R14的一端、第十五电阻R15的一端、第十六电阻R16的一端、第十七电阻R17的一端相连;第7引脚与第十七电阻R17的另一端相连;第8引脚与第十八电阻R18的一端、第二十一电阻R21的一端相连;第9引脚与第十八电阻R18的另一端、第十九电阻R19的一端相连;第10引脚接地;第11引脚接负15伏电源;第12引脚接地;第13引脚与第二十电阻R20的一端、第二十一电阻R21的另一端相连;第14引脚与第二十电阻R20的另一端相连;
所述的电压比较器U3的第1引脚与第九电阻R9的另一端相连;第2引脚接地;第3引脚与集成运算放大器U1的第7引脚相连;第4引脚接负15伏电源;第5引脚接地;第6引脚与集成运算放大器U1的第8引脚相连;第7引脚与第十一电阻R11的一端、第十三电阻R13的另一端相连;第8引脚与正15伏电源、第十电阻R10的一端、第十一电阻R11的另一端相连;
所述的乘法器U4的第1引脚与集成运算放大器U1的第7引脚相连;第2引脚接地;第3引脚与集成运算放大器U1的第1引脚相连;第4引脚接地;第5引脚接负15伏电源;第6引脚接地;第7引脚与第十九电阻R19的另一端相连;第8引脚接正15伏电源;
所述的集成运算放大器U1和集成运算放大器U2采用LF347;电压比较器U3采用LM393,乘法器U4采用AD633AN。
设计说明书
技术领域
本实用新型属于电路设计技术领域,涉及一种三值忆阻器的电路模型,具体涉及一种物理可实现、具有忆阻器指纹特性的忆阻器等效电路模型。
背景技术
1971年,加州大学伯克利分校的蔡少棠教授从电路理论完备性角度出发,预测了除电阻、电容和电感之外,还存在着第四种遗失的无源基本电路元件,表征电荷和磁通量之间的关系,并将其命名为忆阻器。忆阻器是一种非线性电阻,器件的电阻值能够随输入电流或电压的历史而发生变化,也就是说,能够通过电阻值的变化记忆流经的电荷或者磁通。
近来研究表明,相对于连续忆阻器和二值忆阻器而言,多值忆阻器的研究需求越来越大。尽管,目前我们在应用中使用较多的主要是二值逻辑,但从信号的传输和存储角度来看,二值信号是信息量最少得一种信号形式。显然使用三值信号(0,1,2或-1,0,1)可以提高传输信号线与集成电路信息密度与处理信息能力。而阻碍多值逻辑发展进程的本质原因是缺乏与二值器件如MOS管等相对应的三值或多值物理器件。因此,多值忆阻器的提出,有望解决多值逻辑研究受到制约的本质问题。因此构建一个新的三值忆阻器的数学模型及等效电路模型对数字逻辑电路、混沌电路设计与控制以及诸多其他领域的研究具有重要的意义。
发明内容
针对现有技术的不足,本实用新型提出了一种新的三值忆阻器等效电路模型。
本实用新型解决技术问题所采取的技术方案如下:
一种三值忆阻器电路,包括集成运算放大器U1,集成运算放大器U2、电压比较器U3、乘法器U4。
所述的集成运算放大器U1的第1引脚与第一电容C1的一端和第二电阻R2的一端相连;第2引脚与第一电容C1的另一端和第一电阻R1的一端相连,第一电阻R1的另一端与激励电压u(t)相连;集成运算放大器U1第3引脚接地;第4引脚接正15伏电源;第5引脚接地;第6引脚与第二电阻R2的另一端、第三电阻R3的一端和第四电阻R4的一端相连;第三电阻R3的另一端与电压-0.25V相连;第7引脚与第四电阻R4的另一端和电压比较器U3的第3引脚相连;第8引脚与第五电阻R5的一端和电压比较器U3的第6引脚相连;集成运算放大器U1的第9引脚与第五电阻R5的另一端、第六电阻R6的一端、第七电阻R7的一端相连,第七电阻的另一端接+0.25V电压;第10引脚接地;第11引脚接负15伏电源。第12引脚接地;第13引脚与第八电阻R8的一端、第九电阻R9的一端相连;第九电阻R9的另一端与电压比较器U3的第1引脚相连;第14引脚与第八电阻R8的另一端、第十五电阻R15的一端相连。
所述的集成运算放大器U2的第1引脚与第十二电阻R12的一端、第十六电阻R16的一端相连;第2引脚与第十二电阻R12的另一端、第十三电阻R13的一端相连,第十三电阻R13的另一端与电压比较器U3的第7引脚相连;集成运算放大器U2第3引脚接地;第4引脚接正15伏电源;第5引脚接地;第6引脚与第十四电阻R14的一端、第十五电阻R15的一端、第十六电阻R16的一端、第十七电阻R17的一端相连;第7引脚与第十七电阻R17的另一端相连;第8引脚与第十八电阻R18的一端、第二十一电阻R21的一端相连;第9引脚与第十八电阻R18的另一端、第十九电阻R19的一端相连;第10引脚接地;第11引脚接负15伏电源;第12引脚接地;第13引脚与第二十电阻R20的一端、第二十一电阻R21的另一端相连;第14引脚与第二十电阻R20的另一端相连。
所述的电压比较器U3的第1引脚与第九电阻R9的另一端相连;第2引脚接地;第3引脚与集成运算放大器U1的第7引脚相连;第4引脚接负15伏电源;第5引脚接地;第6引脚与集成运算放大器U1的第8引脚相连;第7引脚与第十一电阻R11的一端、第十三电阻R13的另一端相连;第8引脚与正15伏电源、第十电阻R10的一端、第十一电阻R11的另一端相连。
所述的乘法器U4的第1引脚与集成运算放大器U1的第7引脚相连;第2引脚接地;第3引脚与集成运算放大器U1的第1引脚相连;第4引脚接地;第5引脚接负15伏电源;第6引脚接地;第7引脚与第十九电阻R19的另一端相连;第8引脚接正15伏电源。
所述的集成运算放大器U1和集成运算放大器U2采用LF347;电压比较器U3采用LM393,乘法器U4采用AD633AN。
本实用新型设计了一种具有物理可实现性以及丰富的忆阻器指纹特性的三值忆阻器电路模型,该模型含有2个集成运算放大器芯片、1个电压比较器芯片、1个乘法器,结构清晰简单、易于实现。该电路模型可用于三值忆阻器电路的实验以及应用,在高密度非易失性存储器、人工神经网络电路以及多值逻辑运算等诸多领域中的应用研究具有重要意义。
附图说明
图1是本实用新型的等效电路框图。
图2是本实用新型模拟等效电路原理图。
具体实施方式
下面结合附图对本实用新型优选实施例作详细说明。
本实用新型设计的三值忆阻器电路模型,其利用模拟电路实现忆阻器模型的三种阻值状态。本实用新型利用集成运算放大器、电压比较器和模拟乘法器电路实现忆阻器特性中的相应运算,其中,集成运算放大器主要用于实现磁通量的积分运算、比例运算、反相求和运算。电压比较器用于实现电压大小的比较。模拟乘法器用于实现方程中各项的乘积运算。
本实用新型的理论出发点是得到一个分段线性函数描述的磁控忆阻器模型的数学表达式:
在上式两边对时间进行微分,可得
其中.设计图
相关信息详情
申请码:申请号:CN201920068469.7
申请日:2019-01-16
公开号:公开日:国家:CN
国家/省市:86(杭州)
授权编号:CN209168107U
授权时间:20190726
主分类号:G06F 17/50
专利分类号:G06F17/50
范畴分类:40B;
申请人:杭州电子科技大学
第一申请人:杭州电子科技大学
申请人地址:310018 浙江省杭州市下沙高教园区2号大街
发明人:王晓媛;闵晓涛;周鹏飞
第一发明人:王晓媛
当前权利人:杭州电子科技大学
代理人:王佳健
代理机构:33272
代理机构编号:杭州奥创知识产权代理有限公司
优先权:关键词:当前状态:审核中
类型名称:外观设计