导读:本文包含了总线仲裁论文开题报告文献综述、选题提纲参考文献,主要关键词:总线,算法,系统,控制器,芯片,阈值,双轨。
总线仲裁论文文献综述写法
赵琳[1](2018)在《多路总线仲裁算法优化研究》一文中研究指出针对高冲突率的共享总线设备争用问题,为了提高设备目的带宽比和实际带宽比的吻合程度以及争用总线的公平性。本文在固定优先级和两层仲裁算法的基础上,借鉴经典彩票仲裁算法,通过给每个设备添加彩票,并在冲突设备中建立有序队列的方法提出了改进的有序仲裁算法。通过Visual Studio仿真试验,本文算法设备的实际带宽比满足目的带宽比的要求,争用公平性显着提高。(本文来源于《电子设计工程》期刊2018年07期)
杨帅,胡燕翔,徐江涛[2](2016)在《AER时域视觉传感器总线仲裁建模与仿真分析》一文中研究指出以视觉传感器设计为背景,对AER时域视觉传感器的总线仲裁进行建模,并对事件取样、AER仲裁和目标跟踪进行仿真分析.实验结果表明:AE事件数量仅占全部像素数目的 5%~10%,事件集中优先仲裁方式比特定区域优先仲裁方式和轮权仲裁方式在高速目标跟踪应用上准确率高10%~20%.因此可知:基于AE数据的目标跟踪更加高效,并且事件集中优先仲裁方式更适合于高速目标跟踪应用.(本文来源于《天津工业大学学报》期刊2016年06期)
刘露,周小锋,朱樟明,周端,杨银堂[3](2017)在《一种采用双层仲裁机制的新型总线仲裁器》一文中研究指出随着系统芯片复杂度的持续提升,不断增加的带宽需求和不可预测的线延迟使总线逐步成为提高系统芯片性能的瓶颈.总线仲裁器对系统芯片的性能起决定作用,所以对高效仲裁器的研究具有重要意义.鉴于仲裁器赋权的决策由不依赖硬件结构的仲裁算法确定,所以创建了一种验证仲裁器性能的软件仿真平台,并利用该仿真平台设计了一种基于双层仲裁器结构和层间判断的新型仲裁器.仿真结果表明,新型仲裁器实际赋权的比例与目的带宽比之间的均方差比两款传统仲裁器的分别降低了54.4%和50.8%,实现了赋权比例与目的带宽比的逼近.(本文来源于《西安电子科技大学学报》期刊2017年01期)
朱丽,蔡瑞[4](2015)在《一种FIFO队列的总线仲裁器的设计》一文中研究指出本文基于总线仲裁机制和常用的仲裁协议提出了一种混合优先级仲裁算法,和队列相结合的总线仲裁的解决方法,这种设计方法即保证了高优先级主设备的优先性,又保证了其他主设备的公平性,同时也避免了"死锁"和"饥饿"现象。本文详细介绍了此算法的设计过程和仿真结果。(本文来源于《现代导航》期刊2015年03期)
吴睿振,杨银堂,张丽,周端[5](2014)在《一种改进的高速彩票总线仲裁器》一文中研究指出随着半导体工艺的发展,片上系统(System-on-Chip,SoC)内部集成的不同功能IP(Intellectual Property)核越来越多。各IP核通过总线方式连接,多核同时抢占总线很大地制约了片上系统的性能。高效的总线仲裁器可以解决多核抢占总线引起的冲突和竞争问题,提升片上系统性能。该文提出一种改进的高速彩票总线仲裁器。使用4相双轨协议代替时钟实现彩票抽取机制以防止彩票丢弃,采用异步流水线交叉并行的工作方式以提升工作速度。在NINP(NonIdling and NonPreemptive)模型下通过65 nm CMOS工艺的Xilinx Virtex5板级验证,相比经典彩票仲裁器和动态自适应彩票仲裁器,具有更好的带宽分配功能,有效避免"撑死"和"饿死"现象,工作速度提高49.2%以上,具有一定的功耗优势,适用于有速度要求的多核片上系统。(本文来源于《电子与信息学报》期刊2014年08期)
刘丹,冯毅,佟冬,程旭,王克义[6](2012)在《面向内存访问性能优化的总线仲裁方法》一文中研究指出访存交易的处理顺序对内存访问的性能有重要影响.同一个SoC设备发出的多个未决交易往往地址连续且读写类型相同.然而,传统的总线仲裁方法导致各个设备发出的未决交易序列交错地发送至内存控制器,而内存控制器访存调度的范围有限,最终导致此类序列通常无法连续地访问内存.为解决此问题,提出一种新型的总线仲裁方法CGH,该方法利用SoC设备通信行为的特征,通过识别同一个SoC设备发出的、行地址和读写类型相同的未决交易序列并让其连续获得仲裁授权,减少内存切换行地址和读写类型的次数;同时,在选择将要授权的未决交易序列时,优先考虑行地址和读写类型与最近授权交易相同的申请,进一步提高访存效率.将CGH仲裁方法应用至北大众志-SKSoC后,系统访存性能提高了21.37%,而总线面积仅增加2.83%.此外,由于行地址切换次数减少,内存的能耗也降低了15.15%.(本文来源于《计算机研究与发展》期刊2012年05期)
宁希,陈书明,孙书为[7](2011)在《一种支持多总线仲裁和矩阵数据传输的DMA控制器》一文中研究指出直接存储访问(DMA)是数字系统中一项提供高速数据传输、辅助CPU高速处理的重要技术。针对软件无线电及视频编码应用的数据特点,本文提出了一种支持多总线并行传输和矩阵数据传输的DMA控制器,并给出了综合结果和性能评估。该设计采用集中式多总线仲裁机制,结合固定优先级与可变优先级仲裁策略,获得了较好的传输性能,做到优先性与公平性的折中;同时,以链表的方式支持矩阵数据搬移,提高了矩阵传输效率,在小型矩阵传输应用中加速效果明显。(本文来源于《第十五届计算机工程与工艺年会暨第一届微处理器技术论坛论文集(A辑)》期刊2011-08-12)
黄以华,凌国俊,廖世文,刘燕林,张健翀[8](2010)在《基于博弈论的片上总线仲裁机制研究》一文中研究指出随着半导体工艺技术的发展,芯片内部集成的功能模块越来越多.各功能模块通过总线方式连接,因而片上总线仲裁架构成为制约芯片性能提高的瓶颈.通过改善片上总线仲裁器设计,能有效缓解由于各功能模块争用总线资源而引起的芯片性能下降.本文提出一种基于博弈论的片上总线仲裁机制,利用求解多人博弈问题的方法解决总线争用问题,并以片上系统的性能指标为约束条件,得到解决总线争用问题的一般模型.最后,通过仿真及实际硬件平台对算法进行测试,结果表明应用本算法的指令处理速度比应用固定优先级算法快236%,比应用轮换算法快53%.(本文来源于《电子学报》期刊2010年11期)
任沛阁,王勇,刘安,莫远楠[9](2010)在《基于最小空闲时间优先的片上总线仲裁算法》一文中研究指出提出一种基于抢占阈值的最小空闲时间优先服务的总线仲裁算法。主设备总线服务请求的空闲时间越短,获得总线服务就越快,引入抢占阈值降低了总线服务频繁切换造成的颠簸现象。实验结果表明,该算法的MDP比常见的算法平均减少了43.8%,满足了各主设备总线服务请求的强实时要求。(本文来源于《电子技术应用》期刊2010年11期)
陈忠泽[10](2010)在《混合优先级PCI设备的总线仲裁算法及其Stateflow~建模》一文中研究指出提出了一种PCI总线的混合优先级仲裁算法,并将该算法应用于某视频监控主机的PCI总线系统,建立了其基于Stateflow的模型。该算法是固定和循环优先策略的有机结合,因而它既继承了前者的设备优先级属性的存在差异化的事实也体现了后者的设备优先级属性获取上公平性。仿真试验表明了该PCI总线策略的可行性和模型的正确性。(本文来源于《数字技术与应用》期刊2010年06期)
总线仲裁论文开题报告范文
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
以视觉传感器设计为背景,对AER时域视觉传感器的总线仲裁进行建模,并对事件取样、AER仲裁和目标跟踪进行仿真分析.实验结果表明:AE事件数量仅占全部像素数目的 5%~10%,事件集中优先仲裁方式比特定区域优先仲裁方式和轮权仲裁方式在高速目标跟踪应用上准确率高10%~20%.因此可知:基于AE数据的目标跟踪更加高效,并且事件集中优先仲裁方式更适合于高速目标跟踪应用.
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
总线仲裁论文参考文献
[1].赵琳.多路总线仲裁算法优化研究[J].电子设计工程.2018
[2].杨帅,胡燕翔,徐江涛.AER时域视觉传感器总线仲裁建模与仿真分析[J].天津工业大学学报.2016
[3].刘露,周小锋,朱樟明,周端,杨银堂.一种采用双层仲裁机制的新型总线仲裁器[J].西安电子科技大学学报.2017
[4].朱丽,蔡瑞.一种FIFO队列的总线仲裁器的设计[J].现代导航.2015
[5].吴睿振,杨银堂,张丽,周端.一种改进的高速彩票总线仲裁器[J].电子与信息学报.2014
[6].刘丹,冯毅,佟冬,程旭,王克义.面向内存访问性能优化的总线仲裁方法[J].计算机研究与发展.2012
[7].宁希,陈书明,孙书为.一种支持多总线仲裁和矩阵数据传输的DMA控制器[C].第十五届计算机工程与工艺年会暨第一届微处理器技术论坛论文集(A辑).2011
[8].黄以华,凌国俊,廖世文,刘燕林,张健翀.基于博弈论的片上总线仲裁机制研究[J].电子学报.2010
[9].任沛阁,王勇,刘安,莫远楠.基于最小空闲时间优先的片上总线仲裁算法[J].电子技术应用.2010
[10].陈忠泽.混合优先级PCI设备的总线仲裁算法及其Stateflow~建模[J].数字技术与应用.2010