并行体系结构论文_张伟

导读:本文包含了并行体系结构论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:重构,体系结构,纹理,指令,处理器,反应式,结构。

并行体系结构论文文献综述

张伟[1](2019)在《足球机器人并行行为组合控制体系结构分析》一文中研究指出为了提高足球机器人在复杂的环境下自主移动与避障的适应能力,设计了一种兼顾反应式行为和指示性行为的并行组合式体系结构控制系统。该系统层次结构上可分叁层:任务规划层,FSA控制层和行为控制层,可实现多行为的并行组合控制。(本文来源于《电子制作》期刊2019年10期)

韩立敏,田泽,郑新建,张骏,任向隆[2](2018)在《多模式并行处理纹理引擎硬件体系结构设计》一文中研究指出纹理贴图操作是图形处理器必不可少的功能。为了提升纹理贴图操作的执行效率,提出一种能够集成到3D图形绘制引擎内部的多模式并行处理硬件专用纹理引擎。根据1D、2D、3D和CUBE的纹理映射参数,包括纹理的尺寸、纹理的维度、纹素的内部格式、过滤方式和深度比较模式等,并行处理结构能够对4个同时到来的纹理请求的16组数据并行实施多模式的纹理采样、纹素数据格式转换和纹理过滤等功能,显着提升了纹理贴图操作的执行效率。基于Xilinx Vertex6xc6v1x760构建了FGPA原型系统进行了功能验证和性能评估。测试结果表明,并行架构的硬件纹理引擎在SMIC 40 nm工艺下,工作主频可达270 MHz,绘制帧率在512×512分辨率下平均可达35.5 fps(帧每秒),完全满足嵌入式系统对实施渲染的需求。(本文来源于《无线电工程》期刊2018年06期)

魏九玲[3](2018)在《融合支持并行规划模型的网格资源计算机管理体系结构》一文中研究指出为提高网格资源计算机管理能力,本文构建了一种融合支持并行规划模型的网格资源计算机管理体系结构(Grid resource computer management architecture,GRCMA)。该体系将网格资源计算机内部具有冲突性的信息分成不同类型的信息集合,并把具有相近性质的信息子集分配一起,以防止网格资源计算机管理体系内部信息相互阻塞导致安全性下降;支持并行规划模型则根据网格资源计算机管理相关度评价结果 ,对无法分配到网格资源计算机管理体系内部的信息子集进行拆分,并将拆分出的信息移至到当前负载最轻的计算机管理体系内部。实验结果表明,该网格资源计算机管理体系管理能力高于其他体系。(本文来源于《信息技术与信息化》期刊2018年04期)

刘有耀,张仲伟[4](2017)在《基于SIMD体系结构的指令级并行结构设计》一文中研究指出通过对多核处理器体系结构、多核单元内部结构设计及指令级并行运行模式等方面进行深入研究,探索适用于无线通信的多核并行处理器。在分析SIMD体系结构的基础上,从体系结构系统设计到处理单元PE内部电路设计,给出一种多核处理器体系结构,在处理单元中能够实现指令级并行(Instruction-level Parallelism,ILP)和数据级并行(Data-level Parallelism,DLP)处理。(本文来源于《电子设计工程》期刊2017年21期)

李功丽,戴紫彬,徐进辉,王寿成,朱玉飞[5](2017)在《基于流体系结构的VLIW二维压缩及并行解压》一文中研究指出VLIW(Very Long Instruction Word)指令因为含有较多的空操作导致严重的代码体积膨胀问题,代码压缩是解决这一问题的有效措施.VLIW代码压缩需要解决叁个关键问题,一是提高压缩率;二是降低解压操作对性能的影响;叁是分支目标重定位.针对流体系结构上的VLIW指令特点,提出了二维压缩,对VLIW进行垂直与水平两个方向上的压缩,且水平解压可以与代码执行并行,并通过设置堆栈寄存器缓存循环入口地址.实验结果表明二维压缩有效解决了VLIW代码体积膨胀问题,可以使指令存储器的面积减少36.48%,并使得整个CISP系统面积减少了7.85%.(本文来源于《电子学报》期刊2017年09期)

蔡向朝,秦现生[6](2017)在《一种双向支持的并行工程体系结构》一文中研究指出讨论了并行工程的双向支持问题和叁域原理;论述了并行工程的支撑域、执行域和管理域叁域的层次结构与基本组成;构建了双向支持的并行工程理论及应用体系,并对体系结构及其要素进行了说明。通过叁域划分及双向支持实施并行工程,不仅可以给予自动化集成环境的支持,而且从管理上确保严格按照并行工程的基本原理与方法进行产品的协同、一体化开发。(本文来源于《机械工程与自动化》期刊2017年05期)

朱勇[7](2017)在《分片式体系结构多态并行性研究》一文中研究指出分片式体系结构可以配置为不同类型和粒度的并行状态,即多态并行性。与仅考虑并行负载的多核系统相比,上述方式可以满足更为广泛的应用。结果表明,它能够在ILP(指令级并行)、TLP(线程级并行)和DLP(数据级并行)多态并行模式下都达到很高的性能。分片式体系结构适合十亿级超大规模集成电路,是一种有前景的多核系统。(本文来源于《金陵科技学院学报》期刊2017年02期)

王寿成[8](2017)在《基于流体系结构的分组密码并行处理架构研究》一文中研究指出分组密码算法和应用场景的多样化,要求密码芯片能够高效、灵活地实现多种分组密码算法。因此,分组密码的高效灵活实现成为密码领域的研究热点。论文融合了并行计算和可重构计算两种技术,系统研究了分组密码的流处理特征及并行性,设计了基于流体系结构的分组密码可重构并行处理架构,并提出了基于软件流水技术的分组密码算法并行实现方法。论文主要的工作和研究成果如下:为充分开发分组密码的并行性,从操作级并行性开发角度将其划分为四维度并行性,然后推导了开发各维度并行性时的加速比,在此基础上提出了基于Amdahl定律的分组密码四维度并行处理模型FDPM。通过算法参数分析、并行度参数分析等,总结了四维度并行性的开发优先顺序,并进一步提出了分组密码并行处理架构设计原则和算法并行实现原则,为架构设计和算法映射提供理论依据和指导原则。以分组密码四维度并行处理模型FDPM为理论依据,基于流体系结构设计了面向分组密码的可重构并行处理架构SRBPA。重点研究了可重构并行处理簇的结构,并完成了可重构并行处理单元、分布式簇内寄存器、可重构互连网络、密钥便签寄存器等关键部件的设计。此外,还进行了簇内扩展、簇间扩展和多核扩展等多维可扩展性的研究,提高了SRBPA的功能扩展能力和性能扩展能力。为缩短指令宽度并降低指令集的代码体积,提出了基于超长指令字可重构的核心级指令集,完成了运算类指令、配置类指令以及硬件流水线的设计。提出了基于VLIW可重构的指令分派技术,并设计了VLIW可重构生成算法和VLIW可重构分派网络。此外,还提出了分组密码的软件流水并行实现方法,详细描述了软件流水并行实现原理和软硬件流水协同执行机制,为分组密码算法的高效并行实现提供了重要技术手段。搭建了SRBPA原型系统的仿真验证平台,完成了AES-128、SM4、IDEA、DES、Camellia、RC6等分组密码算法在串行工作模式和并行工作模式下的算法映射、仿真测试和性能评估,并基于65 nm CMOS工艺标准单元库对原型系统进行了ASIC设计综合。结果表明,本文提出的分组密码可重构并行处理架构通过四维度并行性开发和可重构设计能够满足分组密码算法实现的高效性和灵活性需求,具有硬件开销小、性能较高、面积能效比最优和功能单元利用率高的优势。(本文来源于《解放军信息工程大学》期刊2017-04-20)

谭延丹,易会战,张鹏[9](2017)在《面向多核体系结构的并行迭代编译技术研究》一文中研究指出迭代编译技术是一种编译优化技术,目前学术研究已经证明将迭代编译技术运用于程序优化能够显着提高程序性能。但是,因为迭代编译需要多次编译运行程序,整个迭代过程耗时巨大。为了运用当前普遍存在的多核计算资源,加快迭代编译过程,对当前新提出的迭代编译框架OpenTuner进行修改,将迭代编译过程中的评估阶段改为并行执行。同时,探索迭代编译评估阶段并行化对优化效果的影响,并对此做出分析。(本文来源于《计算机工程与科学》期刊2017年03期)

闫雨石[10](2016)在《可重构并行计算机系统计算机体系结构研究的进展》一文中研究指出伴随社会经济与科技的全面发展,近年来计算机技术已渗透到了生产生活的各个领域,而对可重构及算计系统的研究也势在必行。可重构并行计算机系统要依附于软件控制,通过可重用的资源,重构及重组转换为另一个计算体系,以匹配于差异化的相关需要。其具备可重构特性的计算机制我们称其为可重构计算系统.分析了可重构的基本概念、可重构计算体系的核心结构等;在此基础上探究了可重构并行计算机系统计算机体系结构研究的进展。(本文来源于《数字技术与应用》期刊2016年11期)

并行体系结构论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

纹理贴图操作是图形处理器必不可少的功能。为了提升纹理贴图操作的执行效率,提出一种能够集成到3D图形绘制引擎内部的多模式并行处理硬件专用纹理引擎。根据1D、2D、3D和CUBE的纹理映射参数,包括纹理的尺寸、纹理的维度、纹素的内部格式、过滤方式和深度比较模式等,并行处理结构能够对4个同时到来的纹理请求的16组数据并行实施多模式的纹理采样、纹素数据格式转换和纹理过滤等功能,显着提升了纹理贴图操作的执行效率。基于Xilinx Vertex6xc6v1x760构建了FGPA原型系统进行了功能验证和性能评估。测试结果表明,并行架构的硬件纹理引擎在SMIC 40 nm工艺下,工作主频可达270 MHz,绘制帧率在512×512分辨率下平均可达35.5 fps(帧每秒),完全满足嵌入式系统对实施渲染的需求。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

并行体系结构论文参考文献

[1].张伟.足球机器人并行行为组合控制体系结构分析[J].电子制作.2019

[2].韩立敏,田泽,郑新建,张骏,任向隆.多模式并行处理纹理引擎硬件体系结构设计[J].无线电工程.2018

[3].魏九玲.融合支持并行规划模型的网格资源计算机管理体系结构[J].信息技术与信息化.2018

[4].刘有耀,张仲伟.基于SIMD体系结构的指令级并行结构设计[J].电子设计工程.2017

[5].李功丽,戴紫彬,徐进辉,王寿成,朱玉飞.基于流体系结构的VLIW二维压缩及并行解压[J].电子学报.2017

[6].蔡向朝,秦现生.一种双向支持的并行工程体系结构[J].机械工程与自动化.2017

[7].朱勇.分片式体系结构多态并行性研究[J].金陵科技学院学报.2017

[8].王寿成.基于流体系结构的分组密码并行处理架构研究[D].解放军信息工程大学.2017

[9].谭延丹,易会战,张鹏.面向多核体系结构的并行迭代编译技术研究[J].计算机工程与科学.2017

[10].闫雨石.可重构并行计算机系统计算机体系结构研究的进展[J].数字技术与应用.2016

论文知识图

体系结构2-D DWT的并行体系结构高速运动目标检测系统并行体系结构体绘制并行体系结构框架描述图一2双C户U并行体系结构示意图底层并行体系结构抽象模型

标签:;  ;  ;  ;  ;  ;  ;  

并行体系结构论文_张伟
下载Doc文档

猜你喜欢