全文摘要
本实用新型提供了一种滤除信号毛刺的数字电路,包括N个延时器件链、与门、或非门和锁存器,其中,每一延时器件链依次串联连接,且每一延时器件链的输出端分别与与门和或非门的输入端连接;与门的输出端与锁存器的置位端端连接;或非门的输出端与锁存器的清除端端连接。本实用新型提供的一种滤除信号毛刺的数字电路,能够有效降低系统的功耗,且能够有效地清除滤波信号中的低电平毛刺和高电平毛刺,有利于提高芯片工作的稳定性。
主设计要求
1.一种滤除信号毛刺的数字电路,其特征在于,包括N个延时器件链、与门、或非门和锁存器,其中,N为大于等于3的正整数;每一所述延时器件链依次串联连接,且每一所述延时器件链的输出端分别与所述与门和所述或非门的输入端连接;所述与门的输出端与所述锁存器的置位端端连接;所述或非门的输出端与所述锁存器的清除端端连接。
设计方案
1.一种滤除信号毛刺的数字电路,其特征在于,包括N个延时器件链、与门、或非门和锁存器,其中,N为大于等于3的正整数;
每一所述延时器件链依次串联连接,且每一所述延时器件链的输出端分别与所述与门和所述或非门的输入端连接;
所述与门的输出端与所述锁存器的置位端端连接;所述或非门的输出端与所述锁存器的清除端端连接。
2.如权利要求1所述的一种滤除信号毛刺的数字电路,其特征在于,所述延时器件链由标准延时器件串联组成,或由多个反相器组成。
设计说明书
技术领域
本实用新型涉及电路技术领域,尤其涉及一种滤除信号毛刺的数字电路。
背景技术
芯片在工作中经常会受到外界环境的干扰,从而使得芯片内部一些数字信号会出现毛刺。数字电路中,不同信号出现不同宽度毛刺信号的影响也不同,有些信号中出现毛刺,将直接影响到芯片是否能继续正常工作,降低了芯片的稳定性。
目前,现有的滤除芯片中毛刺技术,是在滤除信号毛刺的电路中使用时钟加寄存器的方式进行滤波,从而达到滤除毛刺的效果。此方法在滤波时需要系统提供一个高频时钟,增加了系统的功耗,并且由于滤波过程中使用寄存器,使得被滤波信号在滤波前和滤波后的延时会较大,而影响到芯片的正常工作。
实用新型内容
本实用新型实施例的目的是提供一种滤除信号毛刺的数字电路,能够有效降低系统的功耗和提高芯片的工作稳定性。
为实现上述目的,本实用新型实施例提供了一种滤除信号毛刺的数字电路,包括N个延时器件链、与门、或非门和锁存器,其中,
每一所述延时器件链依次串联连接,且每一所述延时器件链的输出端分别与与门和或非门的输入端连接;
所述与门的输出端与所述锁存器的置位端端连接;所述或非门的输出端与所述锁存器的清除端端连接。
进一步地,所述延时器件链由标准延时器件串联组成,或由多个反相器组成。
本实用新型提供的一种滤除信号毛刺的数字电路,能够有效降低系统的功耗,且能够有效地清除滤波信号中的低电平毛刺和高电平毛刺,有利于提高芯片工作的稳定性。
附图说明
图1是本实用新型实施例提供的一种滤除信号毛刺的数字电路的结构示意图。
其中,说明书附图中的附图标记如下:
1、延时器件链;2、与门;3、或非门;4、锁存器。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
请参阅图1,本实用新型实施例提供的一种滤除信号毛刺的数字电路,包括N个延时器件链(Delay Cell Chain)、与门(AND)或非门(NOR)和锁存器(Latch),其中,
每一延时器件链依次串联连接,且每一延时器件链的输出端分别与与门和或非门的输入端连接;
与门的输出端与锁存器的置位端(Set)端连接;或非门的输出端与锁存器的清除端(Clr)端连接。
在本实用新型实施例中,本实用新型通过与门、或非门和锁存器代组成的F_COMB部分替现有技术中使用与门和或门组成的F_COMB部分,当与门的输入信号全部为1时,即每一延时器件链的输出信号Q[0]~Q[N]信号全部为1时,与门的输入信号Q_AND才为1,同理,只有当输入信号Q[0]~Q[N]信号全部为0时,或非门的输出信号Q_NOR才为1。本实用新型将与门的输出端与锁存器的置位端端连接,当与门的输入信号即Q[0]~Q[N]信号全部为1时,锁存器输出的滤波结果信号F_OUT才为1,能够有效地滤除滤波前信号中的高电平毛刺的影响。本实用新型通过将或非门的输出端与锁存器的清除端端连接,当或非门的输入端信号即Q[0]~Q[N]信号都为0时,锁存器输出的滤波结果信号F_OUT才为0,能够有效地滤除滤波前信号中的低电平毛刺的影响。
请参阅图1,在本实用新型实施例中,延时器件链由标准延时器件串联组成,或由多个反相器组成。
在本实用新型实施例中,通过延时器件链对滤波前的信号做延时处理,能够摆脱滤波电路对系统时钟的需求,能够有效地降低滤波电路的功耗。
实施本实用新型实施例,具有如下有益效果:
本实用新型通过多个延时器件链连接对滤波前的信号做延时处理,能够摆脱滤波电路对系统时钟的需求,能够有效地降低滤波电路的功耗;通过将与门的输出端与锁存器的置位端端连接,当与门的输入信号即Q[0]~Q[N]信号全部为1时,锁存器输出的滤波结果信号F_OUT才为1,能够有效地滤除滤波前信号中的高电平毛刺的影响。本实用新型通过将或非门的输出端与锁存器的清除端端连接,当或非门的输入端信号即Q[0]~Q[N]信号都为0时,锁存器输出的滤波结果信号F_OUT才为0,能够有效地滤除滤波前信号中的低电平毛刺的影响。
以上是本实用新型的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也视为本实用新型的保护范围。
设计图
相关信息详情
申请码:申请号:CN201921176181.8
申请日:2019-07-24
公开号:公开日:国家:CN
国家/省市:81(广州)
授权编号:CN209844932U
授权时间:20191224
主分类号:H03H17/00
专利分类号:H03H17/00
范畴分类:38K;
申请人:广芯微电子(广州)股份有限公司
第一申请人:广芯微电子(广州)股份有限公司
申请人地址:510000 广东省广州市中新广州知识城九佛建设路333号378房
发明人:张良臣;李岳峥;王锐
第一发明人:张良臣
当前权利人:广芯微电子(广州)股份有限公司
代理人:颜希文;麦小婵
代理机构:44202
代理机构编号:广州三环专利商标代理有限公司 44202
优先权:关键词:当前状态:审核中
类型名称:外观设计