全文摘要
本实用新型公开一种新型电容电阻感应电路架构,包括带隙基准模块、稳压模块、感应电阻、电流镜像电路、感应电容、比较电压产生电路和时间数字转换器,带隙基准模块的输出端通过稳压模块连接感应电阻的输入端,感应电阻的输出端通过电流镜像电路连接感应电容的输入端,感应电容的输出端依次连接比较电压产生电路和时间数字转换器;带隙基准模块提供不随温度和电源电压变化的基准电压,基准电压通过稳压模块、感应电阻、电流镜像电路后形成充电电流对感应电容充电,接着通过比较电压产生电路将基准电压与比较电压进行比较并输出时钟信号,最后通过时间数字转换器将时钟信号转换成数据输入处理器处理。本实用新型结构简单、实用性强,应用前景广泛。
主设计要求
1.一种新型电容电阻感应电路架构,其特征在于:包括带隙基准模块、稳压模块、感应电阻、电流镜像电路、感应电容、比较电压产生电路和时间数字转换器,所述带隙基准模块的输出端通过所述稳压模块连接所述感应电阻的输入端,所述感应电阻的输出端通过所述电流镜像电路连接所述感应电容的输入端,所述感应电容的输出端依次连接所述比较电压产生电路和时间数字转换器;所述带隙基准模块提供不随温度和电源电压变化的基准电压,该基准电压通过所述稳压模块、感应电阻、电流镜像电路后形成充电电流对感应电容充电,接着通过所述比较电压产生电路将基准电压与比较电压进行比较并输出时钟信号,最后通过所述时间数字转换器将时钟信号转换成数据输入处理器处理。
设计方案
1.一种新型电容电阻感应电路架构,其特征在于:包括带隙基准模块、稳压模块、感应电阻、电流镜像电路、感应电容、比较电压产生电路和时间数字转换器,所述带隙基准模块的输出端通过所述稳压模块连接所述感应电阻的输入端,所述感应电阻的输出端通过所述电流镜像电路连接所述感应电容的输入端,所述感应电容的输出端依次连接所述比较电压产生电路和时间数字转换器;所述带隙基准模块提供不随温度和电源电压变化的基准电压,该基准电压通过所述稳压模块、感应电阻、电流镜像电路后形成充电电流对感应电容充电,接着通过所述比较电压产生电路将基准电压与比较电压进行比较并输出时钟信号,最后通过所述时间数字转换器将时钟信号转换成数据输入处理器处理。
2.根据权利要求1所述的新型电容电阻感应电路架构,其特征在于:所述带隙基准模块产生的基准电压为1.25V。
3.根据权利要求1所述的新型电容电阻感应电路架构,其特征在于:所述稳压模块采用低压差线性稳压器。
4.根据权利要求3所述的新型电容电阻感应电路架构,其特征在于:所述低压差线性稳压器通过将1.25V的基准电压提升为2.5V的工作电压。
5.根据权利要求1所述的新型电容电阻感应电路架构,其特征在于:所述比较电压产生电路包括比较器。
设计说明书
技术领域
本实用新型涉及一种电路架构,特别涉及一种新型电容电阻感应电路架构。
背景技术
人机接口的设计历经长期发展,由机电控制的机械开关发展到基于红外线、表面声波、电阻感应、电容感应等技术的各种产品,其中新兴的电阻感应、电容感应技术以其低成本、耐用性、可靠性等优势成为设计人员关注的焦点。
电阻感应的本质是IDC(Impedance to Digital Converter)电阻数字转换器。把电阻量转换成数字信号供处理器处理。这里电阻可以是由于应力变化而改变,于是系统就成为应力数字转换器;也可以是一个随温度变化的电阻,于是系统就是温度数字转换器。电容感应的本质是CDC(Capacitance to Digital Converter),电容的变化同样可以是应力变化造成,也可以是触摸造成,或者是电容上下极板运动造成。正因为电容电阻可以感应如此多样的自然信号,电容电阻感应电路实际上是一个真正意义上的ADC(Analog toDigital Converter模拟数字转换器),将诸多自然界的模拟信号转换成数字信号而不像传统ADC仅仅是把模拟电压转换成数字信号。正因为如此,一个精简实用的电容电阻感应IC(集成电路)会有及其广阔的应用前景。
实用新型内容
本实用新型的目的在于克服现有技术的不足,提供一种新型电容电阻感应电路架构,其结构简单、实用性强,具有较好的输出频率精度和输出频率稳定度,应用前景广泛。
本实用新型的技术方案如下:
一种新型电容电阻感应电路架构,包括带隙基准模块、稳压模块、感应电阻、电流镜像电路、感应电容、比较电压产生电路和时间数字转换器,所述带隙基准模块的输出端通过所述稳压模块连接所述感应电阻的输入端,所述感应电阻的输出端通过所述电流镜像电路连接所述感应电容的输入端,所述感应电容的输出端依次连接所述比较电压产生电路和时间数字转换器;所述带隙基准模块提供不随温度和电源电压变化的基准电压,该基准电压通过所述稳压模块、感应电阻、电流镜像电路后形成充电电流对感应电容充电,接着通过所述比较电压产生电路将基准电压与比较电压进行比较并输出时钟信号,最后通过所述时间数字转换器将时钟信号转换成数据输入处理器处理。
在上述技术方案中,所述带隙基准模块产生的基准电压为1.25V。
在上述技术方案中,所述稳压模块采用低压差线性稳压器。
在上述技术方案中,所述低压差线性稳压器通过将1.25V的基准电压提升为2.5V的工作电压。
在上述技术方案中,所述比较电压产生电路包括比较器。
相对于现有技术,本实用新型的有益效果在于:本实用新型通过带隙基准模块产生一个不随温度和电源电压变化的基准电压,稳压模块具有成本低噪音小的优点,可以将基准电压提升为稳定的工作电压,在供电的同时,输出频率不随电源电压和温度而变化,保证了输出频率的稳定度和精度;比较电压产生电路将基准电压与比较电压进行比较并输出时钟信号,最后通过时间数字转换器将时钟信号转换成数据输入处理器处理。该电路设计降低了电路的复杂度,整体结构简单,降低了成本,且实用性强,具有较好的应用前景。
附图说明
为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例提供的新型电容电阻感应电路架构的电路原理图。
具体实施方式
为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。
为了说明本实用新型所述的技术方案,下面通过具体实施例来进行说明。
实施例
请参阅图1所示,本实施例提供新型电容电阻感应电路架构,包括带隙基准模块1、稳压模块2、感应电阻3、电流镜像电路4、感应电容5、比较电压产生电路6和时间数字转换器7,所述带隙基准模块1的输出端通过所述稳压模块2连接所述感应电阻3的输入端,所述感应电阻3的输出端通过所述电流镜像电路4连接所述感应电容5的输入端,所述感应电容5的输出端依次连接所述比较电压产生电路6和时间数字转换器7;所述带隙基准模块1提供不随温度和电源电压变化的基准电压,该基准电压通过所述稳压模块2、感应电阻3、电流镜像电路4后形成充电电流对感应电容5充电,接着通过所述比较电压产生电路6将基准电压与比较电压进行比较并输出时钟信号,最后通过所述时间数字转换器7将时钟信号转换成数据输入处理器处理。
其中,所述带隙基准模块1产生的基准电压为1.25V。
其中,所述稳压模块2采用低压差线性稳压器,该低压差线性稳压器通过将1.25V的基准电压提升为2.5V的工作电压。
其中,所述比较电压产生电路6包括比较器。
通过带隙基准模块1产生一个不随温度和电源电压变化的基准电压,稳压模块2具有成本低噪音小的优点,可以将基准电压提升为稳定的工作电压,在供电的同时,输出频率不随电源电压和温度而变化,保证了输出频率的稳定度和精度;比较电压产生电路6将基准电压与比较电压进行比较并输出时钟信号,最后通过时间数字转换器7将时钟信号转换成数据输入处理器处理。该电路设计降低了电路的复杂度,整体结构简单,降低了成本,且实用性强,具有较好的应用前景。
以上所述仅为本实用新型的较佳实施例而已,并不用于限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。
设计图
相关信息详情
申请码:申请号:CN201920065798.6
申请日:2019-01-16
公开号:公开日:国家:CN
国家/省市:94(深圳)
授权编号:CN209166462U
授权时间:20190726
主分类号:G01D 5/16
专利分类号:G01D5/16;G01D5/24
范畴分类:31F;
申请人:深圳市高微科电子有限公司
第一申请人:深圳市高微科电子有限公司
申请人地址:518000 广东省深圳市宝安区西乡街道黄田杨贝工业区1期6栋6楼(中信宝光电产业园)
发明人:马镇鸿;许潇玲
第一发明人:马镇鸿
当前权利人:深圳市高微科电子有限公司
代理人:代理机构:代理机构编号:优先权:关键词:当前状态:审核中
类型名称:外观设计
标签:电容电阻论文; 带隙基准论文; 数字转换器论文; 感应电压论文; 电阻论文; 电压电流转换器论文; 基准电压论文; 时钟信号论文; 稳压电路论文; 时钟电路论文;