全文摘要
本实用新型适用于电子电路设计技术领域,提供了一种电子设备及其FPGA开发板。本实用新型通过采用包括FPGA芯片、电源模块、I3C接口模块、电源管理接口模块、外扩输入输出接口模块、时钟模块以及下载接口模块的FPGA开发板,使得该FPGA开发板具有丰富的接口,以支持各种功能评估,进而为用户提供理想的评估和开发平台,从而解决了FPGA零功耗芯片的特点及应用场景得不到充分利用的弊端。
主设计要求
1.一种FPGA开发板,其特征在于,所述FPGA开发板包括:FPGA芯片,所述FPGA芯片内嵌有I3C硬核与电源管理模块;电源模块,与所述FPGA芯片连接,用于向所述FPGA芯片提供工作电压;I3C接口模块,与所述FPGA芯片连接,用于向所述FPGA芯片中的I3C硬核提供通信接口,以便于用户通过所述I3C接口模块对所述FPGA芯片进行I3C高速串行通信评估;电源管理接口模块,与所述FPGA芯片连接,用于向所述FPGA芯片中的电源管理模块提供电源管理接口,以便于主设备在所述FPGA芯片中的电源管理模块的作用下,通过所述电源管理接口模块控制从设备进行电源管理;外扩输入输出接口模块,与所述FPGA芯片连接,用于对所述FPGA芯片进行接口扩展;时钟模块,与所述FPGA芯片模块连接,用于向所述FPGA芯片提供工作时钟;下载接口模块,与所述FPGA芯片连接,用于从外部向所述FPGA芯片下载比特流文件。
设计方案
1.一种FPGA开发板,其特征在于,所述FPGA开发板包括:
FPGA芯片,所述FPGA芯片内嵌有I3C硬核与电源管理模块;
电源模块,与所述FPGA芯片连接,用于向所述FPGA芯片提供工作电压;
I3C接口模块,与所述FPGA芯片连接,用于向所述FPGA芯片中的I3C硬核提供通信接口,以便于用户通过所述I3C接口模块对所述FPGA芯片进行I3C高速串行通信评估;
电源管理接口模块,与所述FPGA芯片连接,用于向所述FPGA芯片中的电源管理模块提供电源管理接口,以便于主设备在所述FPGA芯片中的电源管理模块的作用下,通过所述电源管理接口模块控制从设备进行电源管理;
外扩输入输出接口模块,与所述FPGA芯片连接,用于对所述FPGA芯片进行接口扩展;
时钟模块,与所述FPGA芯片模块连接,用于向所述FPGA芯片提供工作时钟;
下载接口模块,与所述FPGA芯片连接,用于从外部向所述FPGA芯片下载比特流文件。
2.根据权利要求1所述的FPGA开发板,其特征在于,所述FPGA开发板还包括:
电流检测接口模块,与所述FPGA芯片连接,用于对测量所述FPGA芯片的工作电流提供测量接口。
3.根据权利要求1所述的FPGA开发板,其特征在于,所述外扩输入输出接口模块包括:
外扩输入输出接口单元,与所述FPGA芯片连接,用于向所述FPGA芯片提供扩展接口;
低压差分信号接口单元,与所述FPGA芯片连接,用于提供用户对所述FPGA芯片进行差分信号传输评估时的差分信号接口。
4.根据权利要求3所述的FPGA开发板,其特征在于,所述外扩输入输出接口单元为预设间距的十四引脚双排插针。
5.根据权利要求3所述的FPGA开发板,其特征在于,所述低压差分信号接口单元为预设间距的二十引脚双排插针。
6.根据权利要求1所述的FPGA开发板,其特征在于,所述下载接口模块为预设间距的十引脚双排插针。
7.根据权利要求1至6任一项所述的FPGA开发板,其特征在于,所述FPGA开发板还包括:
调试模块,与所述FPGA芯片连接,用于控制FPGA芯片调试时的模式切换和调试结果显示。
8.根据权利要求1至6任一项所述的FPGA开发板,其特征在于,所述电源模块包括:
第一电源单元,与所述FPGA芯片连接,用于向所述FPGA芯片提供第一工作电压;
第二电源单元,与所述FPGA芯片连接,用于向所述FPGA芯片提供第二工作电压。
9.根据权利要求8至所述的FPGA开发板,其特征在于,所述第一电源单元和所述第二电源单元采用型号为TPS7A7001的电源芯片实现。
10.一种电子设备,其特征在于,所述电子设备包括如权利要求1至9任一项所述的FPGA开发板。
设计说明书
技术领域
本实用新型属于电子电路设计技术领域,尤其涉及一种电子设备及其FPGA开发板。
背景技术
现场可编程门阵列(Field-Programmable Gate Array,FPGA)作为专用集成电路领域中的一种半定制电路出现,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
另外,随着移动及可穿戴设备的快速应用,移动及可穿戴设备正在挑战电池使用的极限,特别是当设备的规格导致电池变得更小,而最终用户希望电池效率更高,以减少充电时间时。目前,为了解决上述问题,现有技术主要采用高云半导体“零功耗”的FPGA芯片降低电池的功耗。
然而,虽然上述解决方案使得制造商们采用小尺寸电池的同时,可进一步扩大能效成为现实,但是目前市场上并没有基于上述FPGA芯片的评估开发板,如此将使得该FPGA芯片的特点及应用场景得不到充分利用。
故,有必要提供一种技术方案,以解决上述技术问题。
实用新型内容
有鉴于此,本实用新型实施例提供了一种电子设备及其FPGA开发板,其可以满足用户对高云半导体“零功耗”的FPGA芯片的评估开发。
本实用新型实施例的第一方面提供了一种FPGA开发板,所述FPGA开发板包括:
FPGA芯片,所述FPGA芯片内嵌有I3C硬核与电源管理模块;
电源模块,与所述FPGA芯片连接,用于向所述FPGA芯片提供工作电压;
I3C接口模块,与所述FPGA芯片连接,用于向所述FPGA芯片中的I3C硬核提供通信接口,以便于用户通过所述I3C接口模块对所述FPGA芯片进行I3C高速串行通信评估;
电源管理接口模块,与所述FPGA芯片连接,用于向所述FPGA芯片中的电源管理模块提供电源管理接口,以便于主设备在所述FPGA芯片中的电源管理模块的作用下,通过所述电源管理接口模块控制从设备进行电源管理;
外扩输入输出接口模块,与所述FPGA芯片连接,用于对所述FPGA芯片进行接口扩展;
时钟模块,与所述FPGA芯片模块连接,用于向所述FPGA芯片提供工作时钟;
下载接口模块,与所述FPGA芯片连接,用于从外部向所述FPGA芯片下载比特流文件。
本实用新型实施例的第二方面提供了一种电子设备,所述电子设备包括上述FPGA开发板。
本实用新型实施例与现有技术相比存在的有益效果是:本实用新型通过采用包括FPGA芯片、电源模块、I3C接口模块、电源管理接口模块、外扩输入输出接口模块、时钟模块以及下载接口模块的FPGA开发板,使得该FPGA开发板具有丰富的接口,以支持各种功能评估,进而为用户提供理想的评估和开发平台,从而解决了FPGA零功耗芯片的特点及应用场景得不到充分利用的弊端。
附图说明
为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本实用新型一实施例提供的FPGA开发板的模块结构示意图;
图2是本实用新型另一实施例提供的FPGA开发板的模块结构示意图。
具体实施方式
以下描述中,为了说明而不是为了限定,提出了诸如特定系统结构、技术之类的具体细节,以便透彻理解本实用新型实施例。然而,本领域的技术人员应当清楚,在没有这些具体细节的其它实施例中也可以实现本实用新型。在其它情况中,省略对众所周知的系统、装置、电路以及方法的详细说明,以免不必要的细节妨碍本实用新型的描述。
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
为了说明本实用新型所述的技术方案,下面通过具体实施例来进行说明。
图1示出了本实用新型一实施例所提供的FPGA开发板1的模块结构,为了便于说明,仅示出了与本实用新型实施例相关的部分,详述如下:
如图1所示,本实用新型实施例所提供的FPGA开发板1包括通FPGA芯片10、电源模块11、I3C接口模块12、电源管理接口模块13、外扩输入输出接口模块14、时钟模块15以及下载接口模块16。
具体的,FPGA芯片10,FPGA芯片内嵌有I3C硬核(图中未示出)与电源管理模块(图中未示出);
电源模块11,与FPGA芯片10连接,用于向FPGA芯片10提供工作电压;
I3C接口模块12,与FPGA芯片10连接,用于向FPGA芯片10中的I3C硬核提供通信接口,以便于用户通过I3C接口模块12对FPGA芯片10进行I3C高速串行通信评估;
电源管理接口模块13,与FPGA芯片10连接,用于向FPGA芯片10中的电源管理模块提供电源管理接口,以便于主设备在FPGA芯片10中的电源管理模块的作用下,通过电源管理接口模块控制从设备进行电源管理;
外扩输入输出接口模块14,与FPGA芯片10连接,用于对FPGA芯片10进行接口扩展;
时钟模块15,与FPGA芯片10模块连接,用于向FPGA芯片10提供工作时钟;
下载接口模块16,与FPGA芯片10连接,用于从外部向FPGA芯片10下载比特流文件。
具体实施时,FPGA芯片10采用高云半导体设计图
相关信息详情
申请码:申请号:CN201920067958.0
申请日:2019-01-15
公开号:公开日:国家:CN
国家/省市:88(济南)
授权编号:CN209216090U
授权时间:20190806
主分类号:G06F 15/78
专利分类号:G06F15/78
范畴分类:40A;
申请人:山东高云半导体科技有限公司
第一申请人:山东高云半导体科技有限公司
申请人地址:250000 山东省济南市高新区舜华路1号齐鲁软件园5号楼(创业广场E座)五层A503、A511房间
发明人:张灿锋
第一发明人:张灿锋
当前权利人:山东高云半导体科技有限公司
代理人:黄章辉
代理机构:44325
代理机构编号:深圳众鼎专利商标代理事务所(普通合伙)
优先权:关键词:当前状态:审核中
类型名称:外观设计