全文摘要
本实用新型公开了一种有源直流浪涌电流抑制器,包括母线VBUS和地线GND,还包括:电阻R1~R14、有极性电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、二极管D1、稳压二极管D2、双向TVS二极管D3、二极管D4、双向TVS二极管D5、齐纳二极管D6、栅极驱动器U1、运算放大器芯片U2、运算放大器芯片U3、刹车电阻插口P1、缓冲电阻插口P2、MOS管Q1和MOS管Q2,解决了大功率电机驱动器上电瞬间由于母线支撑电容充放电而产生的短时浪涌电流的问题,同时具备母线电压监测及其自恢复和电源防反接的功能。
主设计要求
1.一种有源直流浪涌电流抑制器,包括母线VBUS和地线GND,其特征在于,还包括:电阻R1、电阻R2、电阻R3、电阻R4、电阻R5、电阻R6、电阻R7、电阻R8、电阻R9、电阻R10、电阻R11、电阻R12、电阻R13、电阻R14、有极性电容C1、电容C2、电容C3、电容C4、电容C5、电容C6、二极管D1、稳压二极管D2、双向TVS二极管D3、二极管D4、双向TVS二极管D5、齐纳二极管D6、栅极驱动器U1、运算放大器芯片U2、运算放大器芯片U3、刹车电阻插口P1、缓冲电阻插口P2、MOS管Q1和MOS管Q2;所述电阻R3的一端、电阻R1的一端和电阻R2的一端与母线VBUS连接,电阻R3的另一端分别与接地电阻R13和电阻R10的一端连接;所述电阻R1的另一端分别与电阻R2的另一端、稳压二极管D2的负极、接地电容C2、有极性电容C1的正极、电阻R5的一端、运算放大器芯片U2的供电引脚、运算放大器芯片U3的供电引脚、电阻R7的一端和栅极驱动器U1的VDD供电端连接;所述稳压二极管D2的正极接地;所述有极性电容C1的负极接地;电阻R5的另一端分别与接地电阻R9、接地电容C3和运算放大器芯片U2的同相端连接;所述运算放大器芯片U2的反相端分别与运算放大器芯片U2的输出端和电阻R6的一端连接;所述运算放大器芯片U2的GND端接地;所述运算放大器芯片U3的同相端分别与电阻R6的另一端和电阻R4的一端连接;所述运算放大器芯片U3的反相端与电阻R10的另一端连接;所述运算放大器芯片U3的输出端分别与电阻R4的另一端、电阻R7的另一端和栅极驱动器U1的LIN输入端连接;所述运算放大器芯片U3的GND端接地;所述栅极驱动器U1的GND端接地;所述栅极驱动器U1的LO输出端与电阻R8的一端连接;所述电阻R8的另一端分别与电阻R11的一端、双向TVS二极管D3的一端和MOS管Q1的栅极连接;所述电阻R11的另一端分别与双向TVS二极管D3的另一端、MOS管Q1的源极、MOS管Q2的漏极、接地电容C4和二极管D4的正极连接;所述MOS管Q1的漏极分别与二极管D1的正极和刹车电阻插口P1的一端连接;所述二极管D1的负极和刹车电阻插口P1的另一端均与母线VBUS连接;所述二极管D4的负极与缓冲电阻插口P2的一端连接;所述缓冲电阻插口P2的另一端接地;所述MOS管Q2的栅极分别与接地电容C5、接地电容C6、接地电阻R14、双向TVS二极管D5的一端、齐纳二极管D6的负极和电阻R12的一端连接;所述双向TVS二极管D5的另一端和齐纳二极管D6的正极均接地;所述电阻R12的另一端与母线VUS连接;所述MOS管Q2的源极接地。
设计图
相关信息详情
申请码:申请号:CN201920674939.4
申请日:2019-05-10
公开号:公开日:国家:CN
国家/省市:90(成都)
授权编号:CN209608339U
授权时间:20191108
主分类号:H02H 9/02
专利分类号:H02H9/02;H02H9/04;H02H11/00;H02H3/06
范畴分类:38C;
申请人:四川交通职业技术学院
第一申请人:四川交通职业技术学院
申请人地址:611130 四川省成都市温江区柳台大道东段208号
发明人:范永坤;李臻;贾超超
第一发明人:范永坤
当前权利人:四川交通职业技术学院
代理人:陈选中;李蕊
代理机构:51229
代理机构编号:成都正华专利代理事务所(普通合伙)
优先权:关键词:当前状态:审核中
类型名称:外观设计