功率器件和电器论文和设计-冯宇翔

全文摘要

本实用新型公开了一种功率器件和电器,所述功率器件,包括:SS输入端;第一上桥臂开关管至第三上桥臂开关管和第一下桥臂开关管至第三下桥臂开关管;均与SS输入端相连且分别驱动第一上桥臂开关管至第三上桥臂开关管的UH驱动电路、VH驱动电路和WH驱动电路,其中,UH驱动电路与第一上桥臂开关管相连,VH驱动电路与第二上桥臂开关管相连,WH驱动电路与第三上桥臂开关管相连;与SS输入端相连且驱动第一下桥臂开关管至第三下桥臂开关管的UL\/VL\/WL驱动电路,UL\/VL\/WL驱动电路分别与第一下桥臂开关管至第三下桥臂开关管相连。本实用新型的功率器件,能够提高硅智能功率模块和氮化镓智能功率模块的适配性,使硅智能功率模块和氮化镓智能功率模块的性能得到发挥。

主设计要求

1.一种功率器件,其特征在于,包括:SS输入端;第一上桥臂开关管至第三上桥臂开关管和第一下桥臂开关管至第三下桥臂开关管;均与所述SS输入端相连且分别驱动所述第一上桥臂开关管至第三上桥臂开关管的UH驱动电路、VH驱动电路和WH驱动电路,其中,所述UH驱动电路与第一上桥臂开关管相连,所述VH驱动电路与第二上桥臂开关管相连,所述WH驱动电路与第三上桥臂开关管相连,其中,当所述SS输入端为高电平时,所述UH驱动电路、所述VH驱动电路、所述WH驱动电路输出第一电压范围的高低电平信号,当所述SS输入端为低电平时,所述UH驱动电路、所述VH驱动电路、所述WH驱动电路输出第二电压范围的高低电平信号;与所述SS输入端相连且驱动所述第一下桥臂开关管至第三下桥臂开关管的UL\/VL\/WL驱动电路,所述UL\/VL\/WL驱动电路分别与所述第一下桥臂开关管至第三下桥臂开关管相连,其中,当所述SS输入端为高电平时,所述UL\/VL\/WL驱动电路输出第一电压范围的高低电平信号,当所述SS输入端为低电平时,所述UL\/VL\/WL驱动电路输出第二电压范围的高低电平信号。

设计方案

1.一种功率器件,其特征在于,包括:

SS输入端;

第一上桥臂开关管至第三上桥臂开关管和第一下桥臂开关管至第三下桥臂开关管;

均与所述SS输入端相连且分别驱动所述第一上桥臂开关管至第三上桥臂开关管的UH驱动电路、VH驱动电路和WH驱动电路,其中,所述UH驱动电路与第一上桥臂开关管相连,所述VH驱动电路与第二上桥臂开关管相连,所述WH驱动电路与第三上桥臂开关管相连,其中,当所述SS输入端为高电平时,所述UH驱动电路、所述VH驱动电路、所述WH驱动电路输出第一电压范围的高低电平信号,当所述SS输入端为低电平时,所述UH驱动电路、所述VH驱动电路、所述WH驱动电路输出第二电压范围的高低电平信号;

与所述SS输入端相连且驱动所述第一下桥臂开关管至第三下桥臂开关管的UL\/VL\/WL驱动电路,所述UL\/VL\/WL驱动电路分别与所述第一下桥臂开关管至第三下桥臂开关管相连,其中,当所述SS输入端为高电平时,所述UL\/VL\/WL驱动电路输出第一电压范围的高低电平信号,当所述SS输入端为低电平时,所述UL\/VL\/WL驱动电路输出第二电压范围的高低电平信号。

2.如权利要求1所述的功率器件,其特征在于,当所述第一上桥臂开关管至第三上桥臂开关管和所述第一下桥臂开关管至第三下桥臂开关管为Si器件时,通过绑定线将所述SS输入端与地相连,当所述第一上桥臂开关管至第三上桥臂开关管和所述第一下桥臂开关管至第三下桥臂开关管为GaN器件时,通过绑定线将所述SS输入端与电源相连。

3.如权利要求1所述的功率器件,其特征在于,所述第一电压范围为0~3V,所述第二电压范围为0~15V。

4.如权利要求1所述的功率器件,其特征在于,所述UH驱动电路、VH驱动电路或WH驱动电路包括:

第一输入子电路,所述第一输入子电路与SS输入端相连,所述第一输入子电路具有第一输出端、第二输出端和第三输出端,其中,当所述SS输入端为低电平时,所述第一输出端和第二输出端输出触发脉冲,当所述SS输入端为高电平时,所述第一输出端、第二输出端和所述第三输出端输出触发脉冲;

第一开关管至第三开关管,所述第一开关管与所述第一输出端相连,所述第二开关管与所述第二输出端相连,所述第三开关管与所述第三输出端相连;

第一电压输出子电路,所述第一电压输出子电路分别与所述第一开关管至第三开关管相连,所述第一电压输出子电路在所述第三开关管未导通时输出第二电压范围的高低电平信号,以及在所述第三开关管导通时输出第一电压范围的高低电平信号。

5.如权利要求4所述的功率器件,其特征在于,所述第一电压输出子电路包括:

与所述第一开关管和第二开关管相连的锁存及降压模块;

第一切换模块,所述第一切换模块分别与所述锁存及降压模块和电源相连;

与所述第三开关管相连的锁存模块,所述锁存模块对所述第一切换模块进行控制,当所述第三开关管未导通时将所述电源作为所述电压输出子电路的输出电压,当所述第三开关管导通时,将所述锁存及降压模块的输出电压作为所述电压输出子电路的输出电压。

6.如权利要求1所述的功率器件,其特征在于,所述UL\/VL\/WL驱动电路包括:

第二输入子电路,所述第二输入子电路包括第一输出端至第四输出端,其中,当所述SS输入端为低电平时,所述第一输出端至第三输出端输出触发脉冲,当所述SS输入端为高电平时,所述第一输出端至第四输出端输出触发脉冲;

降压子电路,所述降压子电路将电源电压降压至所述第一电压范围;

与所述第二输入子电路和所述降压子电路相连的第二电压输出子电路,其中,当第一输出端至第三输出端输出触发脉冲时,所述第二电压输出子电路输出第二电压范围的高低电平信号,当所述第一输出端至第四输出端输出触发脉冲时,所述第二电压输出子电路输出第一电压范围的高低电平信号。

7.如权利要求6所述的功率器件,其特征在于,所述第二电压输出子电路包括:

分别与所述第二输入子电路的第一输出端至第三输出端相连的UL输出模块、VL输出模块和WL输出模块;

分别与所述UL输出模块、VL输出模块和WL输出模块相连的第二切换模块至第四切换模块,其中,所述第二切换模块至第四切换模块根据所述第二输入子电路的第四输出端选择电源电压或所述降压子电路的输出电压作为所述第二电压输出子电路的输出电压。

8.一种电器,其特征在于,包括如权利要求1-7任一项所述的功率器件。

9.如权利要求8所述的电器,其特征在于,所述电器为空调。

设计说明书

技术领域

本实用新型涉及电器技术领域,特别涉及一种功率器件和一种具有该功率器件的电器。

背景技术

智能功率模块,即IPM(Intelligent Power Module),是一种将电力电子和集成电路技术结合的功率驱动类产品(功率器件)。智能功率模块把功率开关器件(如GaN(氮化镓)器件或Si(硅)器件)和高压集成电路集成在一起,并内藏有过电压、过电流和过热等故障检测电路。智能功率模块一方面接收MCU(Micro Controller Unit,微控制单元)的控制信号,驱动后续电路工作,另一方面将系统的状态检测信号送回MCU。与传统分立方案相比,智能功率模块以其高集成度、高可靠性等优势赢得越来越大的市场,尤其适合于驱动电机的变频器及各种逆变电源,是变频调速、冶金机械、电力牵引、伺服驱动、变频家电的一种理想电力电子器件。

实际应用中,随着对系统能耗要求的不断提高,特别是在空调行业,智能功率模块的功耗成为变频空调的变频电控功耗主要来源,如何降低智能功率模块的功耗成为影响智能功率模块乃至变频空调进一步推广应用的重要课题。通过GaN器件替代Si器件是降低智能功率模块功耗的有效途径,但是随之也带来了新的问题,因为GaN器件和Si器件的阈值电压不同,一般来说,GaN器件的阈值电压低于Si器件,如果采用同一款高压集成电路进行驱动,势必造成GaN器件的栅极被击穿,但如果使用不同的高压集成电路进行驱动,则会造成生产过程中的物料组织的困难,有混料风险,相应地也提高了智能功率模块的成本,并且,如果为了保证GaN器件不被击穿,驱动Si器件的高压集成电路需使用更低的电压进行供电,这样势必造成整个Si智能功率模块的功耗提高,甚至造成Si器件不能工作,为免顾此失彼,并且,如果通过修改外围电路而使用更低电压给驱动GaN器件的高压集成电路供电,对于当前使用的高压集成电路而言,这个电压也会低至造成高压集成电路不能正常工作,不具备通用性。

实用新型内容

本实用新型通过提供一种具有高适应性的功率器件的解决方案,提高了硅智能功率模块和氮化镓智能功率模块的适配性,使硅智能功率模块和氮化镓智能功率模块的技术优势都能得到发挥。

本实用新型提供了一种功率器件,包括:SS输入端;第一上桥臂开关管至第三上桥臂开关管和第一下桥臂开关管至第三下桥臂开关管;均与所述SS输入端相连且分别驱动所述第一上桥臂开关管至第三上桥臂开关管的UH驱动电路、VH驱动电路和WH驱动电路,其中,所述UH驱动电路与第一上桥臂开关管相连,所述VH驱动电路与第二上桥臂开关管相连,所述WH驱动电路与第三上桥臂开关管相连,其中,当所述SS输入端为高电平时,所述UH驱动电路、所述VH驱动电路、所述WH驱动电路输出第一电压范围的高低电平信号,当所述SS输入端为低电平时,所述UH驱动电路、所述VH驱动电路、所述 WH驱动电路输出第二电压范围的高低电平信号;与所述SS输入端相连且驱动所述第一下桥臂开关管至第三下桥臂开关管的UL\/VL\/WL驱动电路,所述UL\/VL\/WL驱动电路分别与所述第一下桥臂开关管至第三下桥臂开关管相连,其中,当所述SS输入端为高电平时,所述UL\/VL\/WL驱动电路输出第一电压范围的高低电平信号,当所述SS输入端为低电平时,所述UL\/VL\/WL驱动电路输出第二电压范围的高低电平信号。

具体地,当所述第一上桥臂开关管至第三上桥臂开关管和所述第一下桥臂开关管至第三下桥臂开关管为Si器件时,通过绑定线将所述SS输入端与地相连,当所述第一上桥臂开关管至第三上桥臂开关管和所述第一下桥臂开关管至第三下桥臂开关管为GaN器件时,通过绑定线将所述SS输入端与电源相连。

其中,所述第一电压范围为0~3V,所述第二电压范围为0~15V。

具体地,所述UH驱动电路、VH驱动电路或WH驱动电路包括:第一输入子电路,所述第一输入子电路与SS输入端相连,所述第一输入子电路具有第一输出端、第二输出端和第三输出端,其中,当所述SS输入端为低电平时,所述第一输出端和第二输出端输出触发脉冲,当所述SS输入端为高电平时,所述第一输出端、第二输出端和所述第三输出端输出触发脉冲;第一开关管至第三开关管,所述第一开关管与所述第一输出端相连,所述第二开关管与所述第二输出端相连,所述第三开关管与所述第三输出端相连;第一电压输出子电路,所述第一电压输出子电路分别与所述第一开关管至第三开关管相连,所述第一电压输出子电路在所述第三开关管未导通时输出第二电压范围的高低电平信号,以及在所述第三开关管导通时输出第一电压范围的高低电平信号。

进一步地,所述第一电压输出子电路包括:与所述第一开关管和第二开关管相连的锁存及降压模块;第一切换模块,所述第一切换模块分别与所述锁存及降压模块和电源相连;与所述第三开关管相连的锁存模块,所述锁存模块对所述第一切换模块进行控制,当所述第三开关管未导通时将所述电源作为所述电压输出子电路的输出电压,当所述第三开关管导通时,将所述锁存及降压模块的输出电压作为所述电压输出子电路的输出电压。

具体地,所述UL\/VL\/WL驱动电路包括:第二输入子电路,所述第二输入子电路包括第一输出端至第四输出端,其中,当所述SS输入端为低电平时,所述第一输出端至第三输出端输出触发脉冲,当所述SS输入端为高电平时,所述第一输出端至第四输出端输出触发脉冲;降压子电路,所述降压子电路将电源电压降压至所述第一电压范围;与所述第二输入子电路和所述降压子电路相连的第二电压输出子电路,其中,当第一输出端至第三输出端输出触发脉冲时,所述第二电压输出子电路输出第二电压范围的高低电平信号,当所述第一输出端至第四输出端输出触发脉冲时,所述第二电压输出子电路输出第一电压范围的高低电平信号。

进一步地,所述第二电压输出子电路包括:分别与所述第二输入子电路的第一输出端至第三输出端相连的UL输出模块、VL输出模块和WL输出模块;分别与所述UL输出模块、VL输出模块和WL输出模块相连的第二切换模块至第四切换模块,其中,所述第二切换模块至第四切换模块根据所述第二输入子电路的第四输出端选择电源电压或所述降压子电路的输出电压作为所述第二电压输出子电路的输出电压。

本实用新型的一个或多个技术方案,至少具有如下技术效果或优点:

1、本实用新型实施例的功率器件的供电电压为15V不变,外围电路不需要进行修改,高压集成电路的功耗没有发生本质增加;驱动GaN器件和驱动Si器件为同一高压集成电路,生产过程中没有混料风险,便于物料组织,降低物料成本;驱动GaN器件使用3V的电压,驱动Si器件使用15V的电压,使GaN器件和Si器件的导通过程都处于完全导通状态的同时也不会对其造成击穿,使各自性能得到发挥。

2、高压集成电路和功率器件的电路板图完全不需要变化,仅通过制造工序中的邦定线即可完成不同驱动器件间驱动电压的切换。

附图说明

图1a为相关技术中智能功率模块的电路结构图;

图1b为相关技术中智能功率模块实际工作时的推荐电路结构图;

图2为本实用新型实施例的功率器件的电路结构图;

图3为本实用新型一个实施例的功率器件的通过绑定线将SS输入端与电源或地相连的示意图;

图4a至图4e为本实用新型一个具体实施例的开关管的示意图;

图5a为本实用新型一个具体实施例的UH驱动电路的示意图;以及

图5b为本实用新型一个具体实施例的UL\/VL\/WL驱动电路的示意图。

具体实施方式

在介绍本实用新型实施例之前,先结合图1a和图1b介绍下相关技术中的功率器件如智能功率模块100。

参照图1a,智能功率模块100中HVIC(High Voltage Integrated Circuit,高压集成电路) 管111的供电电源正端VCC作为智能功率模块100的低压区供电电源正端VDD,VDD一般为15V;HVIC管111的HIN1端作为智能功率模块100的U相上桥臂输入端UHIN,在 HVIC管111内部与UH驱动电路101的输入端相连;HVIC管111的HIN2端作为智能功率模块100的V相上桥臂输入端VHIN,在HVIC管111内部与VH驱动电路102的输入端相连;HVIC管111的HIN3端作为智能功率模块100的W相上桥臂输入端WHIN,在 HVIC管111内部与WH驱动电路103的输入端相连;HVIC管111的LIN1端作为智能功率模块100的U相下桥臂输入端ULIN,在HVIC管111内部与UL驱动电路104的输入端相连;HVIC管111的LIN2端作为智能功率模块100的V相下桥臂输入端VLIN,在HVIC 管111内部与VL驱动电路105的输入端相连;HVIC管111的LIN3端作为智能功率模块 100的W相下桥臂输入端WLIN,在HVIC管111内部与WL驱动电路106的输入端相连;在此,智能功率模块100的U、V、W三相的六路输入端均接收0V或5V的输入信号;HVIC 管111的GND端作为智能功率模块100的低压区供电电源负端COM,并与UH驱动电路101、VH驱动电路102、WH驱动电路103、UL驱动电路104、VL驱动电路105、WL驱动电路106的低压区供电电源负端相连。

HVIC管111的VB1端在HVIC管111内部与UH驱动电路101的高压区供电电源正端相连,在HVIC管111外部连接电容131的一端,并作为智能功率模块100的U相高压区供电电源正端UVB;HVIC管111的HO1端在HVIC管111内部与UH驱动电路101的输出端相连,在HVIC管111外部与U相上桥臂IGBT(Insulated Gate Bipolar Transistor,绝缘栅双极型晶体管)管121的栅极相连;HVIC管111的VS1端在HVIC管111内部与 UH驱动电路101的高压区供电电源负端相连,在HVIC管111外部与IGBT管121的射极、 FRD(Fast Recovery Diode,快恢复二极管)管141的阳极、U相下桥臂IGBT管124的集电极、FRD管144的阴极、电容131的另一端相连,并作为智能功率模块100的U相高压区供电电源负端UVS。

HVIC管111的VB2端在HVIC管111内部与VH驱动电路102的高压区供电电源正端相连,在HVIC管111外部连接电容132的一端,作为智能功率模块100的V相高压区供电电源正端VVB;HVIC管111的HO2端在HVIC管111内部与VH驱动电路102的输出端相连,在HVIC管111外部与V相上桥臂IGBT管122的栅极相连;HVIC管111的 VS2端在HVIC管111内部与VH驱动电路102的高压区供电电源负端相连,在HVIC管111外部与IGBT管122的射极、FRD管142的阳极、V相下桥臂IGBT管125的集电极、 FRD管145的阴极、电容132的另一端相连,并作为智能功率模块100的W相高压区供电电源负端VVS。

HVIC管111的VB3端在HVIC管111内部与WH驱动电路103的高压区供电电源正端相连,在HVIC管111外部连接电容133的一端,作为智能功率模块100的W相高压区供电电源正端WVB;HVIC管111的HO3端在HVIC管111内部与WH驱动电路103的输出端相连,在HVIC管111外部与W相上桥臂IGBT管123的栅极相连;HVIC管111的 VS3端在HVIC管111内部与WH驱动电路103的高压区供电电源负端相连,在HVIC管 111外部与IGBT管123的射极、FRD管143的阳极、W相下桥臂IGBT管126的集电极、 FRD管146的阴极、电容133的另一端相连,并作为智能功率模块100的W相高压区供电电源负端WVS。

HVIC管111的LO1端在HVIC管111内部与UL驱动电路104的输出端相连,在HVIC 管111外部与U相下桥臂IGBT管124的栅极相连;HVIC管111的LO2端在HVIC管111 内部与VL驱动电路105的输出端相连,在HVIC管111外部与V相下桥臂IGBT管125 的栅极相连;HVIC管111的LO3端在HVIC管111内部与WL驱动电路106的输出端相连,在HVIC管111外部与W相下桥臂IGBT管126的栅极相连;IGBT管124的射极与 FRD管144的阳极相连,并作为智能功率模块100的U相低电压参考端UN;IGBT管125 的射极与FRD管145的阳极相连,并作为智能功率模块100的V相低电压参考端VN;IGBT 管126的射极与FRD管146的阳极相连,并作为智能功率模块100的W相低电压参考端 WN;IGBT管121的集电极、FRD管141的阴极、IGBT管122的集电极、FRD管142的阴极、IGBT管123的集电极、FRD管143的阴极相连,并作为智能功率模块100的高电压输入端P,P一般接300V。

HVIC管111的作用是:

VCC为HVIC管111的供电电源正端,GND为HVIC管111的供电电源负端;VCC-GND 电压一般为15V;VB1和VS1分别为U相高压区的电源的正极和负极,HO1为U相高压区的输出端;VB2和VS2分别为V相高压区的电源的正极和负极,HO2为V相高压区的输出端;VB3和VS3分别为W相高压区的电源的正极和负极,HO3为W相高压区的输出端;LO1、LO2、LO3分别为U相、V相、W相低压区的输出端。

将输入端HIN1、HIN2、HIN3和LIN1、LIN2、LIN3的0或5V的逻辑输入信号分别传到输出端HO1、HO2、HO3和LO1、LO2、LO3,其中HO1是VS1或VS1+15V的逻辑输出信号、HO2是VS2或VS2+15V的逻辑输出信号、HO3是VS3或VS3+15V的逻辑输出信号,LO1、LO2、LO3是0或15V的逻辑输出信号;同一相的输入信号不能同时为高电平,即HIN1和LIN1、HIN2和LIN2、HIN3和LIN3不能同时为高电平。

智能功率模块100实际工作时的推荐电路如图1b所示:

UVB与UVS间外接电容135;VVB与VVS间外接电容136;WVB与WVS间外接电容137;在此,电容131、132、133主要起滤波作用,电容135、136、137主要起存储电量作用;UN、VN、WN和MCU管200的Pin7相连并接电阻138的一端;电阻138的另一端接COM;MCU管200的Pin1与智能功率模块100的UHIN端相连;MCU管200的 Pin2与智能功率模块100的VHIN端相连;MCU管200的Pin3与智能功率模块100的WHIN 端相连;MCU管200的Pin4与智能功率模块100的ULIN端相连;MCU管200的Pin5 与智能功率模块100的VLIN端相连;MCU管200的Pin6与智能功率模块100的WLIN 端相连。

以U相为例说明智能功率模块100的工作状态:

1、当MCU管200的Pin4发出高电平信号时,MCU管200的Pin1必须发出低电平信号,信号使LIN1为高电平、HIN1为低电平,此时,LO1输出高电平,而HO1输出低电平,从而IGBT管124导通,而IGBT管121截止,VS1电压约为0V;FRD管144正向偏置,VCC通过IGBT管124向电容131及电容135充电,当LIN1为高电平的持续时间足够长或使电容131及电容135充电前的剩余电量足够多时,VB1对VS1获得接近15V的电压;

2、当MCU管200的Pin1发出高电平信号时,MCU管200的Pin4必须发出低电平信号,信号使LIN1为低电平、HIN1为高电平,此时,LO1输出低电平,而HO1输出高电平,从而IGBT管124截止,而IGBT管121导通,VS1电压约为300V,VB1电压被抬高到315V左右,通过电容131及电容135的电量,维持U相高压区工作,如果HIN1为高电平的持续时间足够短或电容131及电容135存储的电量足够多,则VB1对VS1在U相高压区工作过程中的电压可保持在14V以上。

实际应用中,随着对系统能耗要求的不断提高,特别是在空调行业,智能功率模块的功耗成为变频空调的变频电控功耗主要来源,如何降低智能功率模块功耗成为了影响智能功率模块乃至变频空调进一步推广应用的重要课题。通过GaN器件替代Si器件是降低智能功率模块功耗的有效途径,但是随之也带来了新的问题,因为GaN器件和Si器件的阈值电压不同,一般来说,GaN器件的阈值电压低于Si器件,如果采用同一款HVIC进行驱动,势必造成GaN器件的栅极被击穿,但如果使用不同的HVIC进行驱动,则会造成生产过程中的物料组织的困难,有混料风险,相应地也提高了智能功率模块的成本,并且,如果为了保证GaN器件不被击穿,驱动Si器件的HVIC需使用更低的电压进行供电,这样势必造成整个Si智能功率模块的功耗提高,甚至造成Si器件不能工作,为免顾此失彼,并且,如果通过修改外围电路而使用更低电压给驱动GaN器件的HVIC管供电,对于当前使用的 HVIC而言,这个电压也会低至造成HVIC不能正常工作,不具备通用性。

为此,本实用新型提出了一种具有高适应性的功率器件,能够提高硅智能功率模块和氮化镓智能功率模块的适配性,使硅智能功率模块和氮化镓智能功率模块的性能得到发挥。

为了更好的理解上述技术方案,下面将参照附图更详细地描述本实用新型的示例性实施例。虽然附图中显示了本实用新型的示例性实施例,然而应当理解,可以以各种形式实现本实用新型而不应被这里阐述的实施例所限制。相反,提供这些实施例是为了能够更透彻地理解本实用新型,并且能够将本实用新型的范围完整的传达给本领域的技术人员。

为了更好的理解上述技术方案,下面将结合说明书附图以及具体的实施方式对上述技术方案进行详细的说明。

图2为本实用新型实施例的功率器件的电路结构图。

如图2所示,该功率器件4100,包括:SS输入端、第一上桥臂开关管至第三上桥臂开关管4121、4122和4123、第一下桥臂开关管至第三下桥臂开关管4124、4125和4126、均与SS输入端相连且分别驱动第一上桥臂开关管至第三上桥臂开关管4121、4122和4123 的UH驱动电路4101、VH驱动电路4102和WH驱动电路4103、以及与SS输入端相连且驱动第一下桥臂开关管至第三下桥臂开关管4124、4125和4126的UL\/VL\/WL驱动电路 4104。

其中,UH驱动电路4101与第一上桥臂开关管4121相连,VH驱动电路4102与第二上桥臂开关管4122相连,WH驱动电路4103与第三上桥臂开关管4123相连,其中,当 SS输入端为高电平时,UH驱动电路4101、VH驱动电路4102、WH驱动电路4103输出第一电压范围的高低电平信号,当SS输入端为低电平时,UH驱动电路4101、VH驱动电路 4102、WH驱动电路4103输出第二电压范围的高低电平信号;当SS输入端为高电平时, UL\/VL\/WL驱动电路4104输出第一电压范围的高低电平信号,当SS输入端为低电平时, UL\/VL\/WL驱动电路4104输出第二电压范围的高低电平信号。其中,在本实用新型的一个实施例中,第一电压范围为0~3V,第二电压范围为0~15V。

具体地,参见图2,将UH驱动电路4101、VH驱动电路4102、WH驱动电路4103和 UL\/VL\/WL驱动电路4104集成在HVIC管4111内部,HVIC管4111的VCC端作为功率器件4100的低压区供电电源正端VDD,VDD一般为15V;在HVIC管4111内部,VCC端与UH驱动电路4101、VH驱动电路4102、WH驱动电路4103和UL\/VL\/WL驱动电路4104 的供电电源正端相连。

HVIC管4111的HIN1端作为功率器件4100的U相上桥臂输入端UHIN,在HVIC管 4111内部与UH驱动电路4101的输入端相连;HVIC管4111的HIN2端作为功率器件4100 的V相上桥臂输入端VHIN,在HVIC管4111内部与VH驱动电路4102的输入端相连; HVIC管4111的HIN3端作为功率器件4100的W相上桥臂输入端WHIN,在HVIC管4111 内部与WH驱动电路4103的输入端相连;HVIC管4111的LIN1端作为功率器件4100的 U相下桥臂输入端ULIN,在HVIC管4111内部与UL\/VL\/WL驱动电路4104的第一输入端相连;HVIC管4111的LIN2端作为功率器件4100的V相下桥臂输入端VLIN,在HVIC 管4111内部与UL\/VL\/WL驱动电路4104的第二输入端相连;HVIC管4111的LIN3端作为功率器件4100的W相下桥臂输入端WLIN,在HVIC管4111内部与UL\/VL\/WL驱动电路4104的第三输入端相连;在此,功率器件4100的U、V、W三相的六路输入端接收0V 或5V的输入信号;HVIC管4111的GND端作为功率器件100的低压区供电电源负端COM,并与UH驱动电路4101、VH驱动电路4102、WH驱动电路4103、UL\/VL\/WL驱动电路4104 供电电源负端相连。

HVIC管4111的VB1端在HVIC管4111内部与UH驱动电路4101的高压区供电电源正端相连,在HVIC管4111外部连接电容4131的一端,并作为功率器件4100的U相高压区供电电源正端UVB;HVIC管4111的HO1端在HVIC管4111内部与UH驱动电路4101 的输出端相连,在HVIC管4111外部与U相上桥臂开关管4121的控制极相连;HVIC管 4111的VS1端在HVIC管4111内部与UH驱动电路4101的高压区供电电源负端相连,在 HVIC管4111外部与U相上桥臂开关管4121的输出负极、U相下桥臂开关管4124的输出正极、电容4131的另一端相连,并作为功率器件4100的U相高压区供电电源负端UVS。

HVIC管4111的VB2端在HVIC管4111内部与VH驱动电路4102的高压区供电电源正端相连,在HVIC管4111外部连接电容4132的一端,作为功率器件4100的U相高压区供电电源正端VVB;HVIC管4111的HO2端在HVIC管4111内部与VH驱动电路4102 的输出端相连,在HVIC管4111外部与V相上桥臂开关管4122的控制极相连;HVIC管 4111的VS2端在HVIC管4111内部与VH驱动电路4102的高压区供电电源负端相连,在 HVIC管4111外部与上桥臂开关管4122的输出负极、V相下桥臂开关管4125的输出正极、电容4132的另一端相连,并作为功率器件4100的W相高压区供电电源负端VVS。

HVIC管4111的VB3端在HVIC管4111内部与WH驱动电路4103的高压区供电电源正端相连,在HVIC管4111外部连接电容4133的一端,作为功率器件4100的W相高压区供电电源正端WVB;HVIC管4111的HO3端在HVIC管4111内部与WH驱动电路4103 的输出端相连,在HVIC管4111外部与W相上桥臂开关管4123的控制极相连;HVIC管 4111的VS3端在HVIC管4111内部与WH驱动电路4103的高压区供电电源负端相连,在 HVIC管4111外部与开关管4123的输出负极、W相下桥臂开关管4126的输出正极、电容 4133的另一端相连,并作为功率器件4100的W相高压区供电电源负端WVS。

HVIC管4111的LO1端与U相下桥臂开关管4124的控制极相连;HVIC管4111的LO2 端与V相下桥臂开关管4125的控制极相连;HVIC管4111的LO3端与W相下桥臂开关管 4126的控制极相连;U相下桥臂开关管4124的输出负极作为功率器件4100的U相低电压参考端UN;V相下桥臂开关管4125的输出负极作为功率器件4100的V相低电压参考端 VN;W相下桥臂开关管4126的输出负极作为功率器件4100的W相低电压参考端WN。

U相上桥臂开关管4121的输出正极、V相上桥臂开关管4122的输出正极、W相上桥臂开关管4123的输出正极相连,并作为功率器件4100的高电压输入端P,P一般接300V。在此,VDD的供电电压为15V。

HVIC管4111的作用是:

1、当SS输入端为高电平时,HO1~HO3、LO1~LO3输出0~3V的高低电平信号,即言,当SS输入端为高电平时,UH驱动电路4101、VH驱动电路4102、WH驱动电路4103和 UL\/VL\/WL驱动电路4104输出第一电压范围的高低电平信号;

2、当SS输入端为低电平时,HO1~HO3、LO1~LO3输出0~15V的高低电平信号,即言,当SS输入端为低电平时,UH驱动电路4101、VH驱动电路4102、WH驱动电路4103 和UL\/VL\/WL驱动电路4104输出第二电压范围的高低电平信号。

在本实用新型的实施例中,开关管4121~4126可以是IGBT管(即,Si器件)和FRD管并联的组合,也可以是IGBT管和GaN SBD(Schottky Barrier Diode,肖特基二极管)管的组合,也可以是GaN MOS(Metal Oxide Semiconductor,金属-氧化物-半导体)管(即, GaN器件),也可以是GaN MOS管和FRD管的组合,也可以是GaN MOS管和GaN SBD 管的组合,具体可根据实际需要进行选择,这里不做具体限制。

根据本实用新型的一个实施例,如图3所示,当第一上桥臂开关管至第三上桥臂开关管4121、4122、4123和第一下桥臂开关管至第三下桥臂开关管4124、4125、4126为Si器件时,通过绑定线将SS输入端与地相连,当第一上桥臂开关管至第三上桥臂开关管4121、4122和4123和第一下桥臂开关管至第三下桥臂开关管4124、4125和4126为GaN器件时,通过绑定线将SS输入端与电源相连。

具体地,在实际应用中,参见图3,当开关管4121~4126为IGBT管的组合方案时,功率器件4100内部,SS输入端通过邦定线与地(GND)相连;当开关管4121~4126为GaN MOS 管的组合方案时,功率器件4100内部,SS输入端通过邦定线与电源(VCC端)相连。

由此,本实用新型实施例的功率器件的供电电压为15V不变,外围电路不需要进行修改,HVIC管的功耗没有发生本质增加;驱动GaN器件和驱动Si器件为同一HVIC管,生产过程中没有混料风险,便于物料组织,降低物料成本;驱动GaN器件使用3V的电压,驱动Si器件使用15V的电压,使GaN器件和Si器件的导通过程都处于完全导通状态的同时也不会对其造成击穿,使各自性能得到发挥。并且,HVIC管和功率器件的电路板图完全不需要变化,仅通过制造工序中的邦定线即可完成不同驱动器件间驱动电压的切换,此与传统Si功率器件完全兼容的GaN功率器件解决方案对于功率器件的升级换代、功率器件的推广应用、变频家电特别是变频空调的节能都有重要作用。

下面结合具体实施例对本实用新型的内容进一步说明。

图4a~4d是不同的开关管的组合方式,因为开关管4121~4126结构完全一致,以U相上桥臂开关管4121为例进行说明:

图4a展示的是Si IGBT和Si FRD的组合方式:Si IGBT管41211的集电极与Si FRD管41212的阴极相连,并作为U相上桥臂开关管4121的输出正极;Si IGBT管41211的发射极与Si FRD管41212的阳极相连,并作为U相上桥臂开关管4121的输出负极;Si IGBT 管41211的栅极作为U相上桥臂开关管4121的控制极。

图4b展示的是Si IGBT和GaN SBD的组合方式:Si IGBT管41211的集电极与GaNSBD 管41212的阴极相连,并作为U相上桥臂开关管4121的输出正极;Si IGBT管41211的发射极与GaN SBD管41212的阳极相连,并作为U相上桥臂开关管4121的输出负极;Si IGBT 管41211的栅极作为U相上桥臂开关管4121的控制极。

图4c展示的是GaN MOS的方式:GaN MOS管41211的漏极作为U相上桥臂开关管4121的输出正极;GaN MOS管41211的源极作为U相上桥臂开关管4121的输出负极;GaN MOS管41211的栅极作为U相上桥臂开关管4121的控制极。

图4d展示的是GaN MOS和Si FRD的组合方式:GaN MOS管41211的漏极与Si FRD 管41212的阴极相连,并作为U相上桥臂开关管4121的输出正极;GaN MOS管41211的源极与SiFRD管41212的阳极相连,并作为U相上桥臂开关管4121的输出负极;GaN MOS 管41211的栅极作为U相上桥臂开关管4121的控制极。

图4e展示的是GaN MOS和GaN SBD的组合方式:GaN MOS管41211的漏极与GaN SBD管41212的阴极相连,并作为U相上桥臂开关管4121的输出正极;GaN MOS管41211 的源极与GaN SBD管41212的阳极相连,并作为U相上桥臂开关管4121的输出负极;Si IGBT管41211的栅极作为U相上桥臂开关管4121的控制极。

图5a和图5b展示的是上桥和下桥驱动电路的实施例,因为UH驱动电路4101、VH 驱动电路4102、WH驱动电路4103的结构完全相同,所以以UH驱动电路4101为例在图 5a说明其结构,而图5b说明的是UL\/VL\/WL驱动电路4104的结构。

下面先结合图5a说明UH驱动电路4101、VH驱动电路4102或WH驱动电路4103的结构。

参照图5a,UH驱动电路4101、VH驱动电路4102或WH驱动电路4103包括:第一输入子电路41011,第一输入子电路41011与SS输入端相连,第一输入子电路41011具有第一输出端、第二输出端和第三输出端,其中,当SS输入端为低电平时,第一输出端和第二输出端输出触发脉冲,当SS输入端为高电平时,第一输出端、第二输出端和第三输出端输出触发脉冲;第一开关管至第三开关管41012、41013和41014,第一开关管41012与第一输出端相连,第二开关管41013与第二输出端相连,第三开关管41014与第三输出端相连;第一电压输出子电路41019,第一电压输出子电路41019分别与第一开关管至第三开关管41012、41013和41014相连,第一电压输出子电路41019在第三开关管41014未导通时输出第二电压范围的高低电平信号,以及在第三开关管41014导通时输出第一电压范围的高低电平信号。

继续参照图5a,第一电压输出子电路41019包括:锁存及降压模块41016、第一切换模块41018、锁存模块41015。

其中,锁存及降压模块41016与第一开关管41012和第二开关管41013相连,第一切换模块41018分别与锁存及降压模块41016和电源相连,锁存模块41015与第三开关管41014相连,锁存模块41015对第一切换模块41018进行控制,当第三开关管41014未导通时,将电源作为第一电压输出子电路41019的输出电压,当第三开关管41014导通时,将锁存及降压模块41016的输出电压作为第一电压输出子电路41019的输出电压。

具体而言,如图5a所示:在UH驱动电路4101内部,VCC与第一输入子电路41011 的供电电源正端相连,HIN1与第一输入子电路41011的输入端相连,SS输入端与第一输入子电路41011的控制端相连,第一输入子电路41011的第一输出端与第一开关管(如高压DMOS管)41012的栅极相连,第一输入子电路41011的第二输出端与第二开关管(高压DMOS管)41013的栅极相连,第一输入子电路41011的第三输出端与第三开关管(高压DMOS管)41014的栅极相连,GND与第一输入子电路41011的供电电源负端、第一开关管41012的衬底和源极、第二开关管41013的衬底和源极、第三开关管41014的衬底和源极相连。

第一开关管41012的漏极与锁存及降压模块41016的第一输入端相连,第二开关管41013的漏极与锁存及降压模块41016的第二输入端相连,第三开关管41014的漏极与锁存模块41015的输入端相连,锁存及降压模块41016的第一输出端与第一切换模块(如,模拟开关)41018的1选择端相连,锁存及降压模块41016的第二输出端与第一输出子电路41017的输入端相连,锁存模块41015的输出端与第一切换模块41018的控制端相连,第一切换模块41018的固定端与第一输出子电路41017的供电电源正端相连,VB1与锁存模块41015的供电电源正端、锁存与降压电路41016的供电电源正端、第一切换模块41018 的0选择端相连,VS1与锁存模块41015的供电电源负端、锁存与降压电路41016的供电电源负端、第一输出子电路41017的供电电源负端相连,HO1与第一输出子电路41017的输出端相连。

第一输入子电路41011的作用是:

在第一输入子电路41011输入端信号的上升沿时,第一输入子电路41011的第一输出端输出一个脉冲宽度为300ns左右的脉冲信号;在第一输入子电路41011输入端信号的下降沿时,第一输入子电路41011的第二输出端输出一个脉冲宽度为300ns左右的脉冲信号;在第一输入子电路41011的SS端为高电平时,在第一输入子电路41011的第三输出端输出一个脉冲宽度为300ns左右的脉冲信号。

锁存模块41015的作用是:

在锁存模块41015输入端信号出现低电平时,锁存模块41015的输出端输出高电平,否则锁存模块41015的输出端输出低电平。

锁存及降压模块41016的作用是:

在锁存及降压模块41016的第一输入端出现低电平时,锁存及降压模块41016的第二输出端输出持续高电平;在锁存及降压模块41016的第二输入端出现低电平时,在锁存及降压模块41016的第一输出端输出持续低电平。也就是,将HIN1的信号在第一输入子电路41011两个输出端分解出的两个脉冲信号重新整合成完整的信号,并且,锁存及降压模块41016内部有降压电路,在锁存及降压模块41016的第二输出端输出对VS1为3V的电压。

第一输出子电路41017的作用是:

输出一个高电平时电压值与其供电电源正端一致、或者低电平时电压值与其供电电源负端一致的,相位与HIN1一致的信号。

在此,使用300ns的窄脉冲信号控制第一开关管至第三开关管41012、41013、41014,是为了通过缩短第一开关管至第三开关管41012、41013、41014的导通时间,降低其功耗。

其工作原理是:

HIN1的信号经过第一输入子电路41011后,分别在信号的上升沿和下降沿在第一输入子电路41011的第一输出端和第二输出端输出一个300ns的窄脉冲,该窄脉冲分别控制第一开关管41012和第二开关管41013导通300ns,使锁存及降压模块41016的第一输入端和第二输入端分别产生300ns的低电平,锁存及降压模块41016内部具有RS触发器等装置,使两个低电平信号被重新组合成完整的与HIN1同相的信号。

其中,当开关管中不存在GaN MOS管,SS输入端为低电平时,第一输入子电路41011的第三输出端不会出现高电平脉冲,第三开关管41014不会导通,锁存模块41015的输入端不会出现低电平,则锁存模块41015的输出端保持低电平,第一输出子电路41017的供电电源正端保持与第一切换模块41018的0选择端相连,即与VB1相连,这样第一输出子电路41017输出0~15V的高低电平信号。

而当开关管中存在GaN MOS管,SS输入端为高电平时,第一输入子电路41011的第三输出端出现高电平脉冲,第三开关管41014出现300ns的导通,锁存模块41015的输入端出现300ns低电平,则锁存模块41015的输出端输出高电平,第一输出子电路41017的供电电源正端切换至与第一切换模块41018的1选择端相连,即与锁存及降压模块41016 的第一输出端相连,这样第一输出子电路41017输出0~3V的高低电平信号。

下面再结合图5b说明UL\/VL\/WL驱动电路4104的结构。

参照图5b,UL\/VL\/WL驱动电路4104包括:第二输入子电路41041、降压子电路41048和第二电压输出子电路41049。其中,第二输入子电路41041包括第一输出端至第四输出端,其中,当SS输入端为低电平时,第一输出端至第三输出端输出触发脉冲,当SS输入端为高电平时,第一输出端至第四输出端输出触发脉冲。降压子电路41048将电源电压降压至第一电压范围。第二电压输出子电路41049与第二输入子电路41041和降压子电路 41048相连,其中,当第一输出端至第三输出端输出触发脉冲时,第二电压输出子电路41049 输出第二电压范围的高低电平信号,当第一输出端至第四输出端输出触发脉冲时,第二电压输出子电路41049输出第一电压范围的高低电平信号。

继续参照图5b,第二电压输出子电路41041包括:分别与第二输入子电路41041的第一输出端至第三输出端相连的UL输出模块41042、VL输出模块41043和WL输出模块41044;分别与UL输出模块41042、VL输出模块41043和WL输出模块41044相连的第二切换模块至第四切换模块41045、41046和41047,其中,第二切换模块至第四切换模块 41045、41046和41047根据第二输入子电路41041的第四输出端选择电源电压或降压子电路41048的输出电压作为第二电压输出子电路的输出电压。

具体而言,如图5b所示:在UL\/VL\/WL驱动电路4104内部,VCC与第二输入子电路41041的供电电源正端、降压子电路41048的供电电源正端、第二切换开关(如,模拟开关)41045的0选择端、第三切换开关(如,模拟开关)41046的0选择端、第四切换开关 (如,模拟开关)41047的0选择端相连,LIN1与第二输入子电路41041的第一输入端相连,LIN2与第二输入子电路41041的第二输入端相连,LIN3与第二输入子电路41041的第三输入端相连,SS输入端与第二输入子电路41041的控制端相连。

第二输入子电路41041的第一输出端与UL输出电路41042的输入端相连,第二输入子电路41041的第二输出端与VL输出电路41043的输入端相连,第二输入子电路41041 的第三输出端与WL输出电路41044的输入端相连,第二输入子电路41011的第四输出端分别与第二切换模块41045的控制端、第三切换模块41046的控制端、第四切换模块41047 的控制端相连,GND与第二输入子电路41041的供电电源负端、降压子电路41048的供电电源负端、UL输出电路41042的供电电源负端、VL输出电路41043的供电电源负端、WL 输出电路41044的供电电源负端相连,降压子电路41048的输出端分别于与第二切换模块 41045的1选择端、第三切换模块41046的1选择端、第四切换模块41047的1选择端相连,LO1与UL输出电路41042的输出端相连、LO2与VL输出电路41043的输出端相连、 LO3与WL输出电路41043的输出端相连。

第二输入子电路41041的作用是:

在第二输入子电路41041第一输出端输出与第二输入子电路41041第一输入端同相的信号,在第二输入子电路41041第二输出端输出与第二输入子电路41041第二输入端同相的信号,在第二输入子电路41041第三输出端输出与第二输入子电路41041第三输入端同相的信号。当第二输入子电路41041的SS输入端为高电平时,在第二输入子电路41041 的第四输出端输出高电平;当第二输入子电路41041的SS输入端为低电平时,在第二输入子电路41041的第四输出端输出低电平。

降压子电路41048的作用是:

在降压子电路41048的输出端输出对GND为3V的电压。

UL输出电路41042的作用是:

输出一个高电平时电压值与其供电电源正端一致、低电平时电压值与其供电电源负端一致的,相位与LIN1一致的信号。

VL输出电路41043的作用是:

输出一个高电平时电压值与其供电电源正端一致、低电平时电压值与其供电电源负端一致的,相位与LIN2一致的信号。

WL输出电路41044的作用是:

输出一个高电平时电压值与其供电电源正端一致、低电平时电压值与其供电电源负端一致的,相位与LIN3一致的信号。

其工作原理是:

LIN1、LIN2、LIN3的信号经过第二输入子电路41041后,分别在第二输入子电路41041 的第一输出端、第二输出端、第三输出端输出相位分别与LIN1、LIN2、LIN3相同,信号经过整形的方波。

当开关管中不存在GaN MOS管,SS输入端为低电平时,第二输入子电路4104的第四输出端输出低电平,第二切换模块41045的固定端与第二切换模块41045的0选择端相连、第三切换模块41046的固定端与第三切换模块41046的0选择端相连、第四切换模块41047 的固定端与第四切换模块41047的0选择端相连,使LO1输出0~15V的与UL输出电路41042输入端同相的信号、使LO2输出0~15V的与VL输出电路41043输入端同相的信号、使LO3输出0~15V的与WL输出电路41044输入端同相的信号。

而当开关管中存在GaN MOS管,SS输入端为高电平时,第二输入子电路41041的第四输出端输出高电平,第二切换模块41045的固定端与第二切换模块41045的1选择端相连、第三切换模块41046的固定端与第三切换模块41046的1选择端相连、第四切换模块 41047的固定端与第四切换模块41047的1选择端相连,使LO1输出0~3V的与UL输出电路41042输入端同相的信号、使LO2输出0~3V的与VL输出电路41043输入端同相的信号、使LO3输出0~3V的与WL输出电路41044输入端同相的信号。

上述本实用新型实施例中的技术方案,至少具有如下的技术效果或优点:

1、本实用新型实施例的功率器件的供电电压为15V不变,外围电路不需要进行修改,高压集成电路的功耗没有发生本质增加;驱动GaN器件和驱动Si器件为同一高压集成电路,生产过程中没有混料风险,便于物料组织,降低物料成本;驱动GaN器件使用3V的电压,驱动Si器件使用15V的电压,使GaN器件和Si器件的导通过程都处于完全导通状态的同时也不会对其造成击穿,使各自性能得到发挥。

2、高压集成电路和功率器件的电路板图完全不需要变化,仅通过制造工序中的邦定线即可完成不同驱动器件间驱动电压的切换。

为达到上述目的,本实用新型还提出了一种电器,其包括上述的功率器件。

在本实用新型的实施例中,上述电器可以为空调、洗衣机、冰箱或电磁炉等,并且其中的功率器件可以实现前述部分中描述的功率器件的功能。

本实用新型的电器,通过上述的功率器件,能够提高硅智能功率模块和氮化镓智能功率模块的适配性,使硅智能功率模块和氮化镓智能功率模块的导通过程都处于完全导通状态的同时也不会对其造成击穿,使各自性能得到发挥。

在本实用新型的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”、“顺时针”、“逆时针”、“轴向”、“径向”、“周向”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。

此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本实用新型的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。

在本实用新型中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本实用新型中的具体含义。

在本实用新型中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。

在本说明书的描述中,参考术语“一个”、“一些”、“示例”、“具体示例”、或“一些示例”等的描述意指结合该或示例描述的具体特征、结构、材料或者特点包含于本实用新型的至少一个或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同或示例以及不同或示例的特征进行结合和组合。

尽管上面已经示出和描述了本实用新型的,可以理解的是,上述是示例性的,不能理解为对本实用新型的限制,本领域的普通技术人员在本实用新型的范围内可以对上述进行变化、修改、替换和变型。

设计图

功率器件和电器论文和设计

相关信息详情

申请码:申请号:CN201822274114.1

申请日:2018-12-29

公开号:公开日:国家:CN

国家/省市:44(广东)

授权编号:CN209448636U

授权时间:20190927

主分类号:H02M 1/00

专利分类号:H02M1/00

范畴分类:37C;

申请人:广东美的制冷设备有限公司;美的集团股份有限公司

第一申请人:广东美的制冷设备有限公司

申请人地址:528311 广东省佛山市顺德区北滘镇林港路

发明人:冯宇翔

第一发明人:冯宇翔

当前权利人:广东美的制冷设备有限公司;美的集团股份有限公司

代理人:张润

代理机构:11201

代理机构编号:北京清亦华知识产权代理事务所(普通合伙)

优先权:关键词:当前状态:审核中

类型名称:外观设计

标签:;  ;  ;  ;  ;  ;  ;  

功率器件和电器论文和设计-冯宇翔
下载Doc文档

猜你喜欢