一种基于异或门的AB正交信号判断电路论文和设计-王刚志

全文摘要

本实用新型提供了一种基于异或门的AB正交信号判断电路,包括MCU芯片和A+信号接口、A‑信号接口、B+信号接口和B‑信号接口,以及具有异或门电路的逻辑芯片,逻辑芯片的第一逻辑输入端、第二逻辑输入端、第三逻辑输入端和第四逻辑输入端分别连接于A+信号接口、A‑信号接口、B+信号接口和B‑信号接口,逻辑芯片的第一逻辑输出端和第二逻辑输出端分别连接于MCU芯片的两个IO口,且第一逻辑输出端与第一逻辑输入端和第二逻辑输入端异或逻辑相关,第二逻辑输出端与第三逻辑输入端和第四逻辑输入端异或逻辑相关。本实用新型通过使用一个异或门的逻辑芯片连接AB正交信号,减少CPU的IO资源占用,简化后续程序。

主设计要求

1.一种基于异或门的AB正交信号判断电路,包括MCU芯片(U1)和A+信号接口、A-信号接口、B+信号接口和B-信号接口,其特征在于,还包括具有异或门电路的逻辑芯片(U2),所述逻辑芯片(U2)的第一逻辑输入端(A1)、第二逻辑输入端(B1)、第三逻辑输入端(A2)和第四逻辑输入端(B2)分别连接于所述A+信号接口、A-信号接口、B+信号接口和B-信号接口,所述逻辑芯片(U2)的第一逻辑输出端(Y1)和第二逻辑输出端(Y2)分别连接于所述MCU芯片(U1)的两个IO口,且所述第一逻辑输出端(Y1)与所述第一逻辑输入端(A1)和第二逻辑输入端(B1)异或逻辑相关,所述第二逻辑输出端(Y2)与所述第三逻辑输入端(A2)和第四逻辑输入端(B2)异或逻辑相关。

设计方案

1.一种基于异或门的AB正交信号判断电路,包括MCU芯片(U1)和A+信号接口、A-信号接口、B+信号接口和B-信号接口,其特征在于,还包括具有异或门电路的逻辑芯片(U2),所述逻辑芯片(U2)的第一逻辑输入端(A1)、第二逻辑输入端(B1)、第三逻辑输入端(A2)和第四逻辑输入端(B2)分别连接于所述A+信号接口、A-信号接口、B+信号接口和B-信号接口,所述逻辑芯片(U2)的第一逻辑输出端(Y1)和第二逻辑输出端(Y2)分别连接于所述MCU芯片(U1)的两个IO口,且所述第一逻辑输出端(Y1)与所述第一逻辑输入端(A1)和第二逻辑输入端(B1)异或逻辑相关,所述第二逻辑输出端(Y2)与所述第三逻辑输入端(A2)和第四逻辑输入端(B2)异或逻辑相关。

2.根据权利要求1所述的基于异或门的AB正交信号判断电路,其特征在于,所述逻辑芯片(U2)的型号为SN74AHC86。

3.根据权利要求1或2所述的基于异或门的AB正交信号判断电路,其特征在于,所述A+信号接口与第一逻辑输入端(A1)之间,A-信号接口与第二逻辑输入端(B1)之间,B+信号接口与第三逻辑输入端(A2)之间,B-信号接口与第四逻辑输入端(B2)之间,分别串联有第一电阻(R1)、第二电阻(R2)、第三电阻(R3)和第四电阻(R4)。

4.根据权利要求3所述的基于异或门的AB正交信号判断电路,其特征在于,所述第一电阻(R1)、第二电阻(R2)、第三电阻(R3)和第四电阻(R4)的阻值分别为500欧姆~2K欧姆。

5.根据权利要求4所述的基于异或门的AB正交信号判断电路,其特征在于,所述第一电阻(R1)、第二电阻(R2)、第三电阻(R3)和第四电阻(R4)的阻值分别为1K欧姆。

6.根据权利要求5所述的基于异或门的AB正交信号判断电路,其特征在于,所述逻辑芯片(U2)的第五逻辑输入端(A3)和第六逻辑输入端(B3)均连接于接地端。

7.根据权利要求5所述的基于异或门的AB正交信号判断电路,其特征在于,所述逻辑芯片(U2)的电源端连接于3.3V电源。

设计说明书

技术领域

本实用新型属于电子电路技术领域,尤其涉及一种基于异或门的AB正交信号判断电路。

背景技术

AB正交信号在处理高速信号时会经常遇到。AB正交信号的其中一路出错就会导致数据采集异常,因此在启动前必须对AB信号进行判断是否正常。

如图1所示,现有技术的A+,A-以及B+,B-信号均直接接入 CPU的IO口以判断AB正交信号是否异常。现有技术电路需要占用较多的CPUIO资源,而且会增加程序的复杂程度,导致开发成本提高。

发明内容

本实用新型的目的是针对上述问题,提供一种基于异或门的 AB正交信号判断电路。

为达到上述目的,本实用新型提出了一种基于异或门的AB 正交信号判断电路,包括MCU芯片和A+信号接口、A-信号接口、 B+信号接口和B-信号接口,其特征在于,还包括具有异或门电路的逻辑芯片,所述逻辑芯片的第一逻辑输入端、第二逻辑输入端、第三逻辑输入端和第四逻辑输入端分别连接于所述A+信号接口、 A-信号接口、B+信号接口和B-信号接口,所述逻辑芯片的第一逻辑输出端和第二逻辑输出端分别连接于所述MCU芯片的两个IO口,且所述第一逻辑输出端与所述第一逻辑输入端和第二逻辑输入端异或逻辑相关,所述第二逻辑输出端与所述第三逻辑输入端和第四逻辑输入端异或逻辑相关。

在上述的基于异或门的AB正交信号判断电路中,所述逻辑芯片的型号为SN74AHC86

在上述的基于异或门的AB正交信号判断电路中,所述A+信号接口与第一逻辑输入端A1之间,A-信号接口与第二逻辑输入端 B1之间,B+信号接口与第三逻辑输入端A2之间,B-信号接口与第四逻辑输入端B2之间,分别串联有第一电阻、第二电阻、第三电阻和第四电阻。

在上述的基于异或门的AB正交信号判断电路中,所述第一电阻、第二电阻、第三电阻和第四电阻的阻值分别为500欧姆~2K 欧姆。

在上述的基于异或门的AB正交信号判断电路中,所述第一电阻、第二电阻、第三电阻和第四电阻的阻值分别为1K欧姆。

在上述的基于异或门的AB正交信号判断电路中,所述逻辑芯片的第五逻辑输入端和第六逻辑输入端均连接于接地端。

在上述的基于异或门的AB正交信号判断电路中,所述逻辑芯片的电源端连接于3.3V电源。

与现有的技术相比,本实用新型具有以下优点:通过使用一个异或门的逻辑芯片连接AB正交信号,减少CPU的IO资源;将原先的5VAB信号转换通过逻辑芯片为3.3V直接给MCU使用。

附图说明

图1是现有技术中AB正交信号与MCU芯片的连接关系;

图2是本实用新型的电路连接示意图。

图中,MCU芯片U1;逻辑芯片U2;第一逻辑输入端A1;第二逻辑输入端B1;第三逻辑输入端A2;第四逻辑输入端B2;第五逻辑输入端A3;第六逻辑输入端B3;第一逻辑输出端Y1;第二逻辑输出端Y2;第一电阻R1;第二电阻R2;第三电阻R3;第四电阻R4。

具体实施方式

如图2所示,本实施例公开了一种基于异或门的AB正交信号判断电路,包括MCU芯片U1和A+信号接口、A-信号接口、B+信号接口、B-信号接口,以及具有异或门电路的逻辑芯片U2,逻辑芯片U2的第一逻辑输入端A1、第二逻辑输入端B1、第三逻辑输入端A2和第四逻辑输入端B2分别连接于A+信号接口、A-信号接口、B+信号接口和B-信号接口,逻辑芯片U2的第一逻辑输出端 Y1和第二逻辑输出端Y2分别连接于MCU芯片U1的两个IO口,且第一逻辑输出端Y1与第一逻辑输入端A1和第二逻辑输入端B1 异或逻辑相关,第二逻辑输出端Y2与第三逻辑输入端A2和第四逻辑输入端B2异或逻辑相关。

具体地,这里逻辑芯片U2选择的型号为SN74AHC86。

通过使用逻辑芯片,将原本需要使用的四个IO口简化为两个,减少CPU的IO资源占用。

本实施例判断AB正交信号是否正常的原理为:正常的A+\/A-, B+\/B-信号的逻辑是相反的,经过逻辑芯片U2后第一逻辑输出端 Y1和第二逻辑输出端Y2处出来的逻辑为‘1’,而如果A+\/A-或 B+\/B-中有一个信号异常,那么对应的第一逻辑输出端Y1或第二逻辑输出端Y2出来的逻辑就为‘0’,从而判断AB正交信号是否异常。

进一步地,A+信号接口与第一逻辑输入端A1之间,A-信号接口与第二逻辑输入端B1之间,B+信号接口与第三逻辑输入端A2 之间,B-信号接口与第四逻辑输入端B2之间,分别串联有第一电阻R1、第二电阻R2、第三电阻R3和第四电阻R4。且本实施例的第一电阻R1、第二电阻R2、第三电阻R3和第四电阻R4的阻值分别为1K欧姆,当然,在投入使用时,第一电阻R1、第二电阻R2、第三电阻R3和第四电阻R4的阻值不限定为1K欧姆。

进一步地,逻辑芯片U2的第五逻辑输入端A3和第六逻辑输入端B3均连接于接地端。

进一步地,逻辑芯片U2的电源端连接于3.3V电源,将原先 5V的AB正交信号转换为3.3V直接给MCU使用。

本文中所描述的具体实施例仅仅是对本实用新型精神作举例说明。本实用新型所属技术领域的技术人员可以对所描述的具体实施例做各种各样的修改或补充或采用类似的方式替代,但并不会偏离本实用新型的精神或者超越所附权利要求书所定义的范围。

尽管本文较多地使用了MCU芯片U1;逻辑芯片U2;第一逻辑输入端A1;第二逻辑输入端B1;第三逻辑输入端A2;第四逻辑输入端B2;第五逻辑输入端A3;第六逻辑输入端B3;第一逻辑输出端Y1;第二逻辑输出端Y2;第一电阻R1;第二电阻R2;第三电阻R3;第四电阻R4等术语,但并不排除使用其它术语的可能性。使用这些术语仅仅是为了更方便地描述和解释本实用新型的本质;把它们解释成任何一种附加的限制都是与本实用新型精神相违背的。

设计图

一种基于异或门的AB正交信号判断电路论文和设计

相关信息详情

申请码:申请号:CN201822264062.X

申请日:2018-12-31

公开号:公开日:国家:CN

国家/省市:86(杭州)

授权编号:CN209690894U

授权时间:20191126

主分类号:G06F3/06

专利分类号:G06F3/06

范畴分类:40B;

申请人:杭州之山智控技术有限公司

第一申请人:杭州之山智控技术有限公司

申请人地址:311122 浙江省杭州市余杭区闲林街道闲兴路9号3楼

发明人:王刚志;陈凯强

第一发明人:王刚志

当前权利人:杭州之山智控技术有限公司

代理人:陆永强;张建

代理机构:33233

代理机构编号:浙江永鼎律师事务所 33233

优先权:关键词:当前状态:审核中

类型名称:外观设计

标签:;  ;  ;  

一种基于异或门的AB正交信号判断电路论文和设计-王刚志
下载Doc文档

猜你喜欢