导读:本文包含了控制协处理器论文开题报告文献综述、选题提纲参考文献,主要关键词:处理器,可编程,总线,流水线,门阵列,现场,浮点。
控制协处理器论文文献综述写法
王剑非,马德,黄凯杰,陈亮,黄凯[1](2013)在《用于加解密流程控制的协处理器》一文中研究指出本文设计与实现了一种专用于加解密流程控制的协处理器.协处理器根据特定的应用需求,自定义了一种精简的8位指令集,同时采用与SoC系统一致的32位数据位宽设计.协处理器采用叁级流水线设计,数据旁路的设计解决了流水线中的数据冒险.通过与加解密算法IP联合测试仿真,验证了协处理器能够灵活地完成加解密流程控制工作.通过SM1加密实验,证明了协处理器能够提供较主处理器更好的性能,同时释放大量的主处理器资源,显着提高了SoC的性能.最后DC综合结果显示,该协处理器只占用了很小面积.(本文来源于《计算机系统应用》期刊2013年11期)
赵伟伟,邱智亮,龚晨亮[2](2013)在《HIMAC协处理器流量控制设计与实现》一文中研究指出为了防止非法的业务流消耗系统过多的资源,并且控制每个端口占用的带宽,需要对进入HINOC系统的业务流流量进行限制。本文提出了HINOC MAC(HIMAC)的流量控制方案。本设计的特别之处在于,它允许根据各个端口业务量的大小,动态地调整分配给它们的带宽,并且设计方案简单可行。(本文来源于《网络新媒体技术》期刊2013年05期)
张磊[3](2011)在《HINOC网络MAC协处理器队列管理和总线控制模块的设计与实现》一文中研究指出HINOC(High performance Network Over Coax)技术是利用有线电视同轴电缆的带外信道组建高速和高质量的多业务宽带接入网的一种新型接入技术。该技术利用860MHz以上的同轴电缆信道频段,在现有有线电视网同轴电缆的网络布线基础上仅增加缆桥(HB)和缆猫(HM)等相关设备,实现包括语音、IPTV、SDTV/HDTV和上网等宽带应用业务。本文结合实验室承担的国家863计划项目—新一代同轴电缆宽带接入技术的研究及芯片研制,利用HIMAC系统开发板,设计出符合HINOC网络的MAC协处理器实现方案,并主要介绍该方案中队列管理和总线控制的设计与实现。本文首先分析了HINOC网络的产生背景和技术特点,简略的介绍了HINOC网络MAC层工作原理和HINOC网络MAC协处理器的结构和设计思路;其次重点介绍具有EMAC帧汇聚功能和动态存储分配功能队列管理模块和具有总线捕获和存储访问控制切换功能的总线控制模块的设计原理,并通过Verilog HDL硬件描述语言实现了模块设计;最后对设计的模块在ModelSim6.0软件下进行了系统仿真并在实际测试环境中进行了板级验证,证实了设计的可行性和正确性。(本文来源于《西安电子科技大学》期刊2011-06-30)
马天波,薛旭成,郭永飞[4](2010)在《利用FPGA协处理器提高控制系统设计的通用性》一文中研究指出本文提出一种以FPGA作为协处理器辅助主控器DSP的控制系统设计方案,详细阐述了系统的组成和硬件设计,并利用FPGA设计实现地址译码、底层高速率算法和数据通信,给出了仿真结果。程序下载到FPGA芯片后,控制系统工作稳定、可靠。实验结果表明FPGA能够协助主控制器DSP完成控制和通信功能。本系统可以简化DSP的设计,在大多数控制系统中具有通用性。(本文来源于《微计算机信息》期刊2010年26期)
李奕磊,李东生,李军强[5](2009)在《32位RISC处理器中系统控制协处理器的设计与实现》一文中研究指出介绍了基于MIPS体系结构的系统控制协处理器设计与实现,整体结构主要包括翻译后援缓冲器、协处理器控制单元、中断例外管理单元以及协处理器寄存器单元。设计使用可综合的Verilog HDL语言描述,采用Altera公司的QuartusⅡ7.2开发软件及该公司的StratixⅡFPGA器件验证实现,并主要完成了协处理器寄存器的读/写,虚拟/物理地址的转换,以及对RISC处理器的中断例外控制等功能,同时通过仿真验证其功能的正确性。(本文来源于《电子测试》期刊2009年04期)
陈尧[6](2008)在《面向空间机器人运动控制的高速协处理器的研究》一文中研究指出机器人运动控制的高速化处理是空间机器人技术领域重要的研究方向之一。对在空间执行实时任务的机器人系统而言,运动学计算的快速、高效至关重要,这样才能为机器人完成空间跟踪、捕获、维修提供有力的支持,为航天任务的实施提供保障。本文所设计的面向空间机器人控制的高速协处理器,主要完成运动学正解、运动学反解、目标位置及转换矩阵求解这3类计算,以及协处理器配置和出错处理的工作。其中,运动学中的大量超越函数的计算基于CORDIC算法。对本文设定的空间6自由度机械臂模型的正反解运算提出了一套基于CORDIC流水结构的算法,并在FPGA中实现。另外,该协处理器与中央控制计算机主处理器协同工作,承担着相当一部份通信、存储器冗余容错功能的逻辑实现。本文重点介绍了协处理器与主处理器协同工作方式,冷热双冗余CAN总线系统设计及存储器EDAC功能的实现。论文的主要工作如下:1.详细分析了超越函数的CORDIC实现算法,采用CORDIC基本算法模块构建机器人运动学正反解计算的算法结构。2.提出面向空间机器人运动控制的高速协处理器的总体结构,并基于该结构确定了CORDIC算法实现机器人运动学计算,以及协处理器配置和出错处理的流程。3.确定了协处理器与主处理器之间的工作方式,研究了冷热双冗余的CAN总线通信系统以及存储器的EDAC功能实现。4.对协处理器的功能进行了测试和对比,对整个系统设计进行了总结并在系统优化方面提出了几点想法。(本文来源于《北京邮电大学》期刊2008-03-06)
胡海兵,吕征宇,钱照明[7](2008)在《浮点协处理器设计及其在电力电子数字控制平台中的应用》一文中研究指出由于定点数字信号处理器(digitalsignalprocessor,DSP)存在字长效应和运算能力不足的问题,在一些电力电子应用场合不得不采用浮点DSP。为了解决定点DSP的电力电子数字控制平台的计算瓶颈问题,该文提出了用现场可编程逻辑阵列配置浮点协处理器的方法来提升平台的计算能力。该文给出了浮点运算单元的详细设计过程,并提出了一种更为简单的浮点除法算法实现方法,该算法的误差分析表明:最大绝对值误差不超过2个最小位。仿真和实验验证该浮点协处理器的运算速度可达2.5千万次浮点运算。用快速傅里叶变换算法测试运算效率的实验表明:浮点协处理器的运算效率比DSP算法运算效率快5倍之多。(本文来源于《中国电机工程学报》期刊2008年03期)
金钊[8](2006)在《32位嵌入式CPU中系统控制协处理器的设计与实现》一文中研究指出系统控制协处理器是MIPS体系结构CPU中必需的一个单元模块。它最主要的功能就是利用一系列特权寄存器记录当前CPU所处的状态,负责异常/中断处理,提供指令正常执行所需的环境。本文论述了一个实现MIPS4Kc指令集CPU中系统控制协处理器的设计,包括对特权寄存器写操作的实现,精确异常处理机制和全定制后端物理设计。(本文来源于《电子设计应用》期刊2006年10期)
[9](1996)在《以嵌入式控制为目标的FPGA协处理器》一文中研究指出Xilinx公司推出以SRAM为基的XC-6200系列FPGA(现场可编程门阵列)针对性应用包括高带宽和计算密集的功能,如激光打印机、视频和图(本文来源于《电子设计技术》期刊1996年01期)
冉蜀阳[10](1995)在《实时控制用协处理器》一文中研究指出Wizdom系统最近新推出一对协处理器,用来简化车间级网络的通讯和控制任务,其中一个协处理器插入PC/AT机中专门处理控制任务,另一个协处理器接入应用系统中处理I/0接口和进行控制。应用协处理器Sovce93-1协处理器插入ISA(AT)总线,主要处理实(本文来源于《机床电器》期刊1995年01期)
控制协处理器论文开题报告范文
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
为了防止非法的业务流消耗系统过多的资源,并且控制每个端口占用的带宽,需要对进入HINOC系统的业务流流量进行限制。本文提出了HINOC MAC(HIMAC)的流量控制方案。本设计的特别之处在于,它允许根据各个端口业务量的大小,动态地调整分配给它们的带宽,并且设计方案简单可行。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
控制协处理器论文参考文献
[1].王剑非,马德,黄凯杰,陈亮,黄凯.用于加解密流程控制的协处理器[J].计算机系统应用.2013
[2].赵伟伟,邱智亮,龚晨亮.HIMAC协处理器流量控制设计与实现[J].网络新媒体技术.2013
[3].张磊.HINOC网络MAC协处理器队列管理和总线控制模块的设计与实现[D].西安电子科技大学.2011
[4].马天波,薛旭成,郭永飞.利用FPGA协处理器提高控制系统设计的通用性[J].微计算机信息.2010
[5].李奕磊,李东生,李军强.32位RISC处理器中系统控制协处理器的设计与实现[J].电子测试.2009
[6].陈尧.面向空间机器人运动控制的高速协处理器的研究[D].北京邮电大学.2008
[7].胡海兵,吕征宇,钱照明.浮点协处理器设计及其在电力电子数字控制平台中的应用[J].中国电机工程学报.2008
[8].金钊.32位嵌入式CPU中系统控制协处理器的设计与实现[J].电子设计应用.2006
[9]..以嵌入式控制为目标的FPGA协处理器[J].电子设计技术.1996
[10].冉蜀阳.实时控制用协处理器[J].机床电器.1995