基于Verilog的双读数头光栅尺测量控制电路设计

基于Verilog的双读数头光栅尺测量控制电路设计

论文摘要

为了达到低成本实现高精度大长度光栅尺测量的目的,笔者使用FPGA设计一个精度高、反应迅速的BiSS通讯的双读数头绝对式光栅尺测量控制电路。首先,通过对BiSS通讯协议原理与双读数头测量原理的研究,笔者在QUARTUSⅡ软件开发平台上使用VerilogHDL语言来完成各个模块的描述、编译,然后在第三方仿真工具Modelsim中对其进行调试与模拟仿真实验。仿真实验结果证明,系统可实现100kHz的传输速率,数据最大延时为41ns,接收及计算数据正确,工作状态稳定、良好,达到了设计要求,实现了高精度大长度光栅尺测量的目标。

论文目录

  • 0 引言
  • 1 设计原理
  •   1.1 BiSS通讯原理及时序分析
  •   1.2 双读数头测量原理
  • 2 设计实现过程
  •   2.1 时钟模块设计
  •   2.2 解码模块的设计
  •   2.3 CRC校验模块的设计
  •   2.4 计算模块
  • 3 仿真实验
  •   3.1 测试向量设计
  •   3.2 整体仿真实验结果
  • 4 结语
  • 文章来源

    类型: 期刊论文

    作者: 黎家耀,王晗,姚洪辉,张嘉荣,曾景华

    关键词: 双读数头测量,通讯

    来源: 信息与电脑(理论版) 2019年24期

    年度: 2019

    分类: 信息科技,工程科技Ⅱ辑

    专业: 仪器仪表工业

    单位: 广东工业大学机电工程学院

    基金: 广东省大学生科技创新培养专项基金(项目编号:PDJHB0160)

    分类号: TH74

    页码: 82-85

    总页数: 4

    文件大小: 2322K

    下载量: 77

    相关论文文献

    标签:;  ;  

    基于Verilog的双读数头光栅尺测量控制电路设计
    下载Doc文档

    猜你喜欢