导读:本文包含了鉴相器论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:死区,电荷,相位,线性,锁相环,模型,通道。
鉴相器论文文献综述
李盛鹏[1](2018)在《应用于超宽带毫米波频率源的100MHz鉴频鉴相器和电荷泵设计》一文中研究指出毫米波技术已经成为国内外的研究热点。随着无线射频通讯技术的日臻成熟,无线传输速率也越来越高,毫米波技术可以通过提升频谱带宽来实现超高速无线数据传播,从而成为5G通讯技术中的关键之一。这也要求毫米波的时钟生成电路能提供更加精确的时钟信号,即要求设计出应用于毫米波段的高性能频率源电路。本课题基于0.13μm SiGe BiCMOS工艺,设计应用于超宽带毫米波频率源芯片的100MHz鉴频鉴相器(Phase Frequency Detector,PFD)和电荷泵(Charge Pump,CP)电路。本文首先给出了基于TSPC D触发器和对称或非门构成的非线性PFD电路设计,与线性PFD电路相比,非线性PFD电路结构更为简单,在相位差大于±π时,能保持恒定输出,大大缩短锁定时间。同时在死区和盲区之间进行折衷,提高了PFD鉴相范围。本文同时给出了基于低压差电流镜结构的CP电路设计。核心电路中MOS晶体管均处于线性电阻区,轨对轨运放的高增益和电压钳位作用不仅降低了电流失配度还同时提高了输出电压范围。采用复制电路和电压钳位,使充放电电流精确匹配,同时单独设计电压基准和电流源电路,无需外加基准电流。在电源电压3.3V、TT/SS/FF工艺角及-55/27/125℃组合下对电路进行后仿真,最差结果表明PFD的鉴相范围为(-1.95π,1.95π),CP充放电电流为95.7~101.3μA,静态电流失配度小于0.1%,电流匹配输出电压范围为0.4~3.05V;当PFD输入信号同频同相时,PFD和CP总工作电流为2.27mA。本次设计的PFD和CP电路性能满足超宽带毫米波频率源指标要求,对今后毫米波频率源的设计具有重要意义。(本文来源于《东南大学》期刊2018-05-01)
江平,黄春良,叶宝盛[2](2018)在《一种具有新型延时单元的鉴频鉴相器设计》一文中研究指出鉴频鉴相器是电荷泵锁相环的关键模块。死区表征鉴频鉴相器对两个输入信号最小相位差的鉴别能力,会使锁相环的杂散特性恶化,是鉴频鉴相器主要的设计考虑之一。基于TSMC 0.18μm RF CMOS工艺,设计了一款具有新型延时单元的无死区鉴频鉴相器。该延时单元基于传输门及反相器设计,利用3位数字控制,实现8种不同的复位延时,可灵活配置,有效消除死区。其具备占用面积小、结构简单、易扩展和易移植等特点。仿真结果表明,设计的鉴频鉴相器具备消除死区的能力,能够应用于锁相环电路。(本文来源于《电子技术应用》期刊2018年04期)
杨叁叁,贾豫东,张晓青,杨博[3](2017)在《基于FPGA的可消除高频非线性的动态分频鉴相器》一文中研究指出提出了一种可消除高频非线性的动态分频鉴相器的结构和实现方法,输入信号经波形变换后,利用FPGA进行分频,并通过8位拨码开关来设置1~255不同的分频系数,分频后通过数字鉴相器、低通滤波器和调理放大电路实现鉴相。这种设计不仅大大提高了鉴相范围和灵敏度,而且消除了高频非线性化现象。实验表明,该数字鉴相器输入频率范围200 kHz~100 MHz,鉴相范围-510π~+510π,线性度优于±1.5%,同时具有根据不同应用需求进行动态分频的特点。(本文来源于《电子技术应用》期刊2017年12期)
张秀清,康亚楠,刘岩,王晓君[4](2017)在《一种基于FPGA的多通道复用鉴相器的设计与实现》一文中研究指出针对导航接收机中多通道鉴相器资源占用较多与生产成本较高的问题,提出了一种基于FPGA的多通道复用鉴相器方案。该方案通过仲裁单元与FIFO缓存器对多通道相关结果进行仲裁与缓存,首先将多通道并行结果缓存排序为单通道串行结果,随后将FIFO中的串行结果输入到鉴相器中,最终使多通道复用同一鉴相器进行计算与处理。整个跟踪环路中的鉴相器个数由原来的每一通道配置一个变为多个通道复用一个,从而降低了资源占用与生产成本。(本文来源于《电子器件》期刊2017年05期)
高亢,侯孝民,闫迪,刘燕都,赵强[5](2017)在《两种常用鉴相器对Costas环路捕获性能的影响》一文中研究指出针对鉴相特性的固有非线性对Costas环捕获性能的影响,对2种常用的鉴相器在不同载噪比下线性区间和鉴相误差进行分析和仿真。仿真结果表明,通过鉴相增益补偿使得频率跟踪精度近似相等的情况下,只考虑线性区间和鉴相误差对捕获性能的影响,反正切鉴相器的捕获时间要比正弦鉴相器短,在捕获过程中反正切鉴相器的调整次数要少,并且有较小的调整幅度,捕获性能更好。为Costas环中鉴相器的选择提供了参考。(本文来源于《无线电工程》期刊2017年10期)
吴勇灵,杨娜,肖剑,王文江[6](2017)在《基于LabVIEW的模拟鉴相器仿真实验研究》一文中研究指出针对模拟鉴相器软件设计中采样率与信号频率的关系问题,文中利用LabVIEW建立了模拟鉴相器的时域模型与单边带傅里叶变换等软件VI,并进行了仿真实验研究。实验结果表明,模拟鉴相器的正弦模型只有满足输入信号采样率与反馈信号采样率相等的条件下才能正常运行;采样率FS与max[f_i,f_0]之比越大失真越小;傅里叶变换中正弦模型包含了f_i+f_0与f_i-f_0频率分量、相位模型含有f_i-f_0频率分量,但是幅值与F_S无关。(本文来源于《电子科技》期刊2017年08期)
王益,郭晓东,张翠翠,王建忠,何斌[7](2017)在《X波段高功率微波脉冲鉴相器设计与实现》一文中研究指出为满足高功率微波技术对信号相位差测量的应用需求,设计一种微波脉冲鉴相器,实现X波段脉冲信号相位差的准确测量。鉴相器基于I/Q解调原理,采用无需外加电源供电的双平衡电路结构,以微带电路的形式设计同相功分器和分支线电桥,结合贴片式混频器将两路待测信号进行正交混频,得到与待测相位差相关的电脉冲。电路设计中采用宽带电路结构,扩展使用带宽;结合全电磁仿真对各信号传输通路的相位一致性进行分析计算,避免电路出现初相误差;采用低通滤波器滤除高次谐波干扰,提高鉴相准确度,最后制作实物样机并进行性能测试。测试结果表明,该鉴相器能够实现百纳秒级微波脉冲信号的相位测量,动态范围达到10 d B,最大承受功率22 d Bm,测量误差<5°。(本文来源于《中国测试》期刊2017年06期)
王光,杨健,梁蓓[8](2017)在《基于MCML的鉴相器设计》一文中研究指出论文设计了MCML反相器和带复位端的锁存器逻辑电路,基于SMIC 0.18标准CMOS工艺库,用HSpice对所设计的逻辑电路进行了仿真。用所设计的MCML逻辑单元设计了鉴相器模块,并进行了仿真。结果表明,与传统的CMOS鉴相器相比,所设计的鉴相器在1GB/s时钟信号、电源电压为1.8V的条件下功耗为1.648m W,有较小的死区和较高的精度。所设计的鉴相器可以用于高速全数字锁相环的设计。(本文来源于《中小企业管理与科技(中旬刊)》期刊2017年05期)
蔡霞,吴喆焱[9](2017)在《一种解决死区问题的数字鉴频鉴相器设计》一文中研究指出本文设计的数字鉴频鉴相器电路,解决了死区问题,增强了相位误差的检测能力,仿真结果显示输出各相位信号之间相位差恒定、输出信号抖动小、功耗低。(本文来源于《科技经济市场》期刊2017年03期)
金牡丹,侯大志[10](2017)在《高速低功耗饱和输出鉴频鉴相器的设计》一文中研究指出文章介绍了一种高速低功耗饱和输出的鉴频鉴相器,该鉴频鉴相器在减小盲区的同时也降低了电路的功耗,而其饱和输出的性质加快了锁相环的锁定时间。电路设计基于SMIC 0.18um的混合信号工艺,后仿真结果表明该电路工作频率达到1.25Ghz,盲区与锁定过程中的功耗分别为文献[7]中设计的60%和80%,锁定时间为传统锁相环的69%。(本文来源于《科技创新与应用》期刊2017年06期)
鉴相器论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
鉴频鉴相器是电荷泵锁相环的关键模块。死区表征鉴频鉴相器对两个输入信号最小相位差的鉴别能力,会使锁相环的杂散特性恶化,是鉴频鉴相器主要的设计考虑之一。基于TSMC 0.18μm RF CMOS工艺,设计了一款具有新型延时单元的无死区鉴频鉴相器。该延时单元基于传输门及反相器设计,利用3位数字控制,实现8种不同的复位延时,可灵活配置,有效消除死区。其具备占用面积小、结构简单、易扩展和易移植等特点。仿真结果表明,设计的鉴频鉴相器具备消除死区的能力,能够应用于锁相环电路。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
鉴相器论文参考文献
[1].李盛鹏.应用于超宽带毫米波频率源的100MHz鉴频鉴相器和电荷泵设计[D].东南大学.2018
[2].江平,黄春良,叶宝盛.一种具有新型延时单元的鉴频鉴相器设计[J].电子技术应用.2018
[3].杨叁叁,贾豫东,张晓青,杨博.基于FPGA的可消除高频非线性的动态分频鉴相器[J].电子技术应用.2017
[4].张秀清,康亚楠,刘岩,王晓君.一种基于FPGA的多通道复用鉴相器的设计与实现[J].电子器件.2017
[5].高亢,侯孝民,闫迪,刘燕都,赵强.两种常用鉴相器对Costas环路捕获性能的影响[J].无线电工程.2017
[6].吴勇灵,杨娜,肖剑,王文江.基于LabVIEW的模拟鉴相器仿真实验研究[J].电子科技.2017
[7].王益,郭晓东,张翠翠,王建忠,何斌.X波段高功率微波脉冲鉴相器设计与实现[J].中国测试.2017
[8].王光,杨健,梁蓓.基于MCML的鉴相器设计[J].中小企业管理与科技(中旬刊).2017
[9].蔡霞,吴喆焱.一种解决死区问题的数字鉴频鉴相器设计[J].科技经济市场.2017
[10].金牡丹,侯大志.高速低功耗饱和输出鉴频鉴相器的设计[J].科技创新与应用.2017