导读:本文包含了异步收发器论文开题报告文献综述、选题提纲参考文献,主要关键词:收发器,数据通信,双工,单片机,总线,可编程,门阵列。
异步收发器论文文献综述写法
张雪[1](2016)在《基于EDA技术的通用异步收发器设计》一文中研究指出EDA技术属于现代电子设计技术的核心内容,随着时代的发展在通信领域、电子信息领域均逐渐得到了广泛的应用。另外,信息网络技术时电子信息技术的重要组成部门,掌握信息网络技术的情况下能够获得更加完整的数据、计算机通信概念,便于更好的从事计算机通信、数据通信工作。本文在将EDA技术作为基础技术的情况下,重点分析了通用亦不收发器中多个层面的设计,希望能够更好的应用EDA技术。(本文来源于《中国新通信》期刊2016年22期)
汪超宇[2](2014)在《基于PLD/FPGA的通用异步收发器设计》一文中研究指出通用异步收发器是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换,本文对FPGA的通用异步收发器设计进行分析。(本文来源于《中小企业管理与科技(中旬刊)》期刊2014年12期)
杨海波,丁朋程,苏弘,王晓辉,孔洁[3](2014)在《一种抗单粒子翻转容错异步收发器电路设计》一文中研究指出为了改善星载粒子探测装置异步收发器的抗单粒子翻转性能,提出了一种基于Actel Flash FPGA的解决异步收发器抗单粒子翻转和传输过程中检错和纠错问题的高可靠设计方案。基于Actel公司的Pro ASIC Plus系列APA600 FPGA,采用汉明码(Hamming Code)和叁模冗余(Triple Modular Redundancy,TMR)法相结合的方式对异步收发器进行容错设计,实现了一种新型的抗单粒子翻转电路。对于发送器模块,首先数据处理单元把发送的数据送到编码器中完成汉明码编码,之后将编码完成的数据分别发送给多数表决器中来表决得到数据送入串行发送器中,最后将并串转换的数据发送出去。对于接收器模块,通过串行接收器对接收数据进行串并转换,并将转换后的并行数据送入解码器,解码器对接收到码字进行译码,得到最终的信息数据。对设计进行误差注入仿真测试,结果表明所设计的容错异步串行收发器能够有效地容错,可以非常方便地应用到航空航天等辐射环境中,实现高可靠的系统设计。(本文来源于《核电子学与探测技术》期刊2014年07期)
胡健[4](2014)在《一种自归零校准的通用异步收发器的解决方案》一文中研究指出通用异步收发器,是一种异步串行双工传输器。通常用在与其他通讯接口(如EIA RS-232)的连结上。由于收发两端的晶振不同步,接收端接收到的信号会随着通信时间的增长而出现信息的时隙偏移,导致接收端译码错误。为了避免时隙偏移造成译码错误,原始的解决办法是增加同步帧的插入频率。这样虽然可以实现成功通信,但是大大限制了通信系统的通信效率。本方案在接收端进行信息自同步采集和自适应解调与译码。能够使系统提高误码性能,自动调整时隙偏移,在提高通信效率的同时,保证了系统的可靠性。(本文来源于《信息与电脑(理论版)》期刊2014年04期)
徐磊,李钊[5](2014)在《基于EDA技术的通用异步收发器设计》一文中研究指出信息网络课程是电子信息专业的一门重要的专业课程,通过该课程的学习,使得学生对数据与计算机通信获得较完整的概念,并掌握数据通信的基本理论,为以后学习现代通信网,并为从事数据通信和计算机通信工作提供知识储备。同时EDA(电子设计自动化)技术作为现代电子设计技术的核心,在电子信息、通信等领域的应用也越来越广泛。本文通过通用异步收发器的设计实例,把E D A技术应用于信息网络课程的教学当中,一方面使得网络课程的理论教学更加直观,大大增强了学生的感性认识,另一方面锻炼了学生的实际动手能力。在实践教学中取得了良好的教学效果。(本文来源于《中国科教创新导刊》期刊2014年01期)
林爱英,胡惠敏,贾树恒[6](2011)在《基于FPGA的通用异步收发器设计》一文中研究指出采用Verilog HDL语言作为硬件功能的描述,运用模块化设计方法分别设计了通用异步收发器(UART)的发送模块、接收模块和波特率发生器,并结合现场可编程门阵列(FPGA)的特点,实现了一个可移植的UART模块。该设计不仅实现了串行异步通信的主要功能,而且电路简单,工作稳定、可靠,可以将其灵活地嵌入到各个通信系统中。(本文来源于《现代电子技术》期刊2011年15期)
汪灏,郭二辉[7](2011)在《通用异步串行收发器UART核在DSP芯片中的设计与实现》一文中研究指出UART是广泛使用的串行数据通信电路,因其要求的传输线少,可靠性高,传输距离远,所以系统间互联常采用RS—232接口方式。文章基于Verilog HDL语言,结合有限状态机的设计方法来实现UART,将其核心功能集成到DSP上,使整体设计紧凑、小巧,实现的UART功能稳定、可靠,为DSP的RS—232接口提供了一种新的解决方案。该IP核已用于一款32位浮点DSP芯片的设计中。(本文来源于《中国集成电路》期刊2011年03期)
[8](2011)在《两款通用异步收发器》一文中研究指出2010德国慕尼黑电子元件展上,Exar公司发布两款集成了电平转换器的UART。XR16M890和XR20M1280分别是业内速率最快的8-bit/VLIO和I2C/SPIUART,最高的数据传输率可达24 Mb/s。Exar公司8-bit/VLIO和I2C/SPI接口产品备受市场肯定,而作为该系列产品的新丁,这两款产品针对手持设备的广泛应用,包括智能电话、蓝牙、PDA、GPS系统以及其他的电池式设备。(本文来源于《电子设计工程》期刊2011年05期)
吴便国,王群京,陈伟,周小波[9](2010)在《异步收发器ST16C554D原理及其在码混合器中的应用》一文中研究指出本文介绍了四通道异步收发器ST16C554D的工作原理,及其在基于MCS-51单片机的码混合器中的应用。该混合器可将一台硬盘录像机和一台矩阵主机的两路不同输出信号混合为一路输出,解决了两个控制设备之间总线冲突和操作冲突问题。论文给出了码混合器的硬件电路和应用软件。(本文来源于《仪器仪表用户》期刊2010年03期)
秦健[10](2010)在《基于CAN总线驱动器和异步收发器的通信网络》一文中研究指出分析和对比了RS485和CAN总线技术,指出RS485总线具有成本低和开发简单、而CAN总线具有可靠性高和通信距离远的特点;虽然它们的总线信号逻辑不同,但是它们与单片机的接口数字逻辑信号相同;在此基础上,结合两者的优点设计了基于CAN总线驱动器和异步收发器的通信网络,给出了基于该通信网络的一种应用形式;在Modbus主从式通信方式基础上,设计了新的适合多主通信方式的数据包格式,给出了发送节点的通信活动图,并详细陈述了基于有限状态机的通信流程和编程方法;该通信网络可以用于传统RS485总线很难满足要求、需要CAN总线的性能而又要求价格比较低的场合。(本文来源于《计算机测量与控制》期刊2010年02期)
异步收发器论文开题报告范文
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
通用异步收发器是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换,本文对FPGA的通用异步收发器设计进行分析。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
异步收发器论文参考文献
[1].张雪.基于EDA技术的通用异步收发器设计[J].中国新通信.2016
[2].汪超宇.基于PLD/FPGA的通用异步收发器设计[J].中小企业管理与科技(中旬刊).2014
[3].杨海波,丁朋程,苏弘,王晓辉,孔洁.一种抗单粒子翻转容错异步收发器电路设计[J].核电子学与探测技术.2014
[4].胡健.一种自归零校准的通用异步收发器的解决方案[J].信息与电脑(理论版).2014
[5].徐磊,李钊.基于EDA技术的通用异步收发器设计[J].中国科教创新导刊.2014
[6].林爱英,胡惠敏,贾树恒.基于FPGA的通用异步收发器设计[J].现代电子技术.2011
[7].汪灏,郭二辉.通用异步串行收发器UART核在DSP芯片中的设计与实现[J].中国集成电路.2011
[8]..两款通用异步收发器[J].电子设计工程.2011
[9].吴便国,王群京,陈伟,周小波.异步收发器ST16C554D原理及其在码混合器中的应用[J].仪器仪表用户.2010
[10].秦健.基于CAN总线驱动器和异步收发器的通信网络[J].计算机测量与控制.2010