导读:本文包含了中断处理器论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:多核,处理器,微处理器,可编程,加速度计,流水,堆栈。
中断处理器论文文献综述
毛新农,史建,王才能[1](2019)在《CK520处理器的μC/OS-Ⅱ移植与中断嵌套优化》一文中研究指出CK520处理器是杭州中天微系统公司自主设计并研发的国产嵌入式CPU,目前在各领域得到了广泛的应用,μC/OS-Ⅱ是一个开源的、简单有效的实时嵌入式内核。本文介绍了μC/OS-Ⅱ实时嵌入式系统在CK520处理器上移植的过程,并提出了一种中断嵌套的优化处理方法。(本文来源于《单片机与嵌入式系统应用》期刊2019年06期)
窦萌萌[2](2018)在《ARM微处理器中断响应时间的实验研究》一文中研究指出随着现代科学技术的不断发展,对ARM微处理器的研究也不断的发展。本文对微处理器的中断响应时间进行了实验研究,对ARM微处理器S3C2440A的中断处理机制进行分析,并在此基础上设计了一种实验测定中断响应时间的方法,从而对在理想状态下S3C2440A的快速中断FIQ和标准中断IRQ的响应时间做出了对比,对其实验数据在分析处理之后,进行了模拟函数的研究。(本文来源于《现代信息科技》期刊2018年04期)
张海金,张洵颖,肖建青[3](2016)在《一种多核处理器中断控制器的设计》一文中研究指出为适应多核处理器对中断处理的需求,基于Open PIC协议设计实现了一种多核处理器的中断控制器,并使用VHDL语言对其进行了硬件描述.该中断控制器作为APB从机,能够根据中断的目标、优先级的配置情况以及处理器核的中断处理情况实现中断在多个处理器核间的自由分配.本文将中断仲裁、选择和分配进行流水化处理,从而实现中断的快速准确分配.(本文来源于《微电子学与计算机》期刊2016年07期)
李向东,赵根学,杜杏虎[4](2014)在《MPC8641处理器内中断控制器的自检测技术》一文中研究指出为增强嵌入式系统安全,提出了一种在操作系统及应用程序启动前对处理器内部中断控制器的自检测技术。分析PowerPC系列较为先进的MPC8641处理器内部中断控制器、全局时钟结构,介绍各类寄存器用途、初始化方式及中断产生原理;以此为基础,设计出一套完整的对中断控制器的自检测算法。模拟算例结果表明,该算法有效且可行,为解决系统启动前的安全问题提供了可靠的模型及算法。(本文来源于《计算机工程与设计》期刊2014年05期)
宁穆多[5](2014)在《深入探讨ARM CORTEX-M3处理器中断异常系统的使用》一文中研究指出本文介绍了ARM CORTEX-M3处理器中断异常系统的使用,包括堆栈建立,向量表建立,中断优先级分配,软件中断等。同时,本文着重论述了使用中的一些注意事项,如防止堆栈溢出,跨器件移植,数据同步隔离指令的使用等。(本文来源于《电子世界》期刊2014年05期)
陈润泽,李思瑾,毛惠生,宋江龙[6](2014)在《基于Verilog带cache和中断的五级流水通用处理器的设计与实现》一文中研究指出本文基于Verilog语言,设计和实现了一种带cache和中断的五级流水通用处理器。并设计了16位指令集,最后经Modelsim模拟验证了设计的正确性。(本文来源于《电子技术与软件工程》期刊2014年05期)
Jay,Esfandyari,Gang,Xu,Paolo,Bendiscioli[7](2013)在《MEMS加速度计中断功能为主处理器减压》一文中研究指出目前市场上最新的叁轴数字微机电系统(MEMS)加速度计,大多具备一或两个中断输出接脚,并可根据所侦测到的加速度数据,实现各种中断功能;同时让外部主处理器能同步执行其它任务,或进入低功耗睡眠模式,减少电力消耗。数字MEMS加速度计通常有一或两个中断输出接脚,用于连接一个外部主处理器的输入/输出(I/O)接脚,可在后台监控目标物体的加速度动作,同时让外部主处理器可同步执行其它任务,或进入低功耗睡眠模式。当加速度计发现一个中断信息时,主处理器立即从睡眠中唤醒,检查中断是否须处理。(本文来源于《中国电子商情(基础电子)》期刊2013年05期)
孔帅帅[8](2011)在《基于嵌入式多核处理器的通信及中断问题的研究》一文中研究指出多年来微处理器性能的提升大都基于提高单个处理器主频或者指令级并行度进行的,随着芯片功耗问题的加剧,摩尔定律将越来越不起作用。目前,无论是工业界还是学术界都将目光转向了多核处理器体系结构,多核结构能够提供强大的处理速度。如今,计算机实现了多核处理的能力,这就意味着计算机能够真正实现并行处理。多核处理器成为了发展的主流。在嵌入式领域中,多核处理器的应用是目前嵌入式系统开发的一个热点问题。PB11MPCore是一款基于ARM V6架构,拥有4个ARM11 MPCore处理器的开发板。该开发板借用了X86平台的北桥和南桥概念,其功能分别用ASIC和FPGA实现。PB11MPCore开发板是一款基于ARM的SMP架构的高度集成的软硬件开发平台。它在ATX机箱外壳内提供自供电。PB11MPCore开发板作为一款快速的多处理器软硬件开发平台,配备了4块ARM11 MPCore处理器和一个运行速度接近ASIC的存储系统。使用堆建于基板上的基于FPGA的RealView Logic Tiles,能够让客户的AMBA3外围设备、处理器和DSP很容易地被添加到现存的ARM开发板上。本论文对PB11MPCore开发板的体系结构进行了介绍,尤其是对中断系统的原理进行了详细分析。基于该开发板,本论文分别对多核的启动和中断系统进行了设计和实现。介绍了系统启动流程,实现了主核和次核通过核间中断的依次启动;对中断系统进行了分层,分别实现了硬件相关层和内核层,最后对核间中断进行了实现。(本文来源于《电子科技大学》期刊2011-03-28)
尹旭峰,苑士华,胡纪滨[9](2011)在《ARM微处理器中断响应时间的实验研究》一文中研究指出介绍ARM微处理器S3C2440A的中断处理机制,设计一种实验测定中断响应时间的方法,实测了理想状态下S3C2440A的快速中断FIQ和标准中断IRQ的响应时间,并对实验数据进行分析处理,给出实测数据的拟合函数,从而得出以下结论:FIQ与IRQ的中断响应时间基本相等,中断响应时间与CPU的运行时钟无关,只与中断控制器的运行时钟频率呈反比关系,启用高速缓存时的中断响应时间不到禁用高速缓存时的1/3。(本文来源于《计算机工程》期刊2011年04期)
杨烈君[10](2010)在《中断式开关量I/O模块设计及其在Ethernet/IP通信处理器中的应用》一文中研究指出介绍一种开关量输入输出模块的设计,该模块采用ALTERA公司的CPLD器件实现开关量中断驱动式控制输入,并介绍应用该模块实现Ethernet/IP通信处理器双向并行I/O接口功能的方法.(本文来源于《宁德师专学报(自然科学版)》期刊2010年02期)
中断处理器论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
随着现代科学技术的不断发展,对ARM微处理器的研究也不断的发展。本文对微处理器的中断响应时间进行了实验研究,对ARM微处理器S3C2440A的中断处理机制进行分析,并在此基础上设计了一种实验测定中断响应时间的方法,从而对在理想状态下S3C2440A的快速中断FIQ和标准中断IRQ的响应时间做出了对比,对其实验数据在分析处理之后,进行了模拟函数的研究。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
中断处理器论文参考文献
[1].毛新农,史建,王才能.CK520处理器的μC/OS-Ⅱ移植与中断嵌套优化[J].单片机与嵌入式系统应用.2019
[2].窦萌萌.ARM微处理器中断响应时间的实验研究[J].现代信息科技.2018
[3].张海金,张洵颖,肖建青.一种多核处理器中断控制器的设计[J].微电子学与计算机.2016
[4].李向东,赵根学,杜杏虎.MPC8641处理器内中断控制器的自检测技术[J].计算机工程与设计.2014
[5].宁穆多.深入探讨ARMCORTEX-M3处理器中断异常系统的使用[J].电子世界.2014
[6].陈润泽,李思瑾,毛惠生,宋江龙.基于Verilog带cache和中断的五级流水通用处理器的设计与实现[J].电子技术与软件工程.2014
[7].Jay,Esfandyari,Gang,Xu,Paolo,Bendiscioli.MEMS加速度计中断功能为主处理器减压[J].中国电子商情(基础电子).2013
[8].孔帅帅.基于嵌入式多核处理器的通信及中断问题的研究[D].电子科技大学.2011
[9].尹旭峰,苑士华,胡纪滨.ARM微处理器中断响应时间的实验研究[J].计算机工程.2011
[10].杨烈君.中断式开关量I/O模块设计及其在Ethernet/IP通信处理器中的应用[J].宁德师专学报(自然科学版).2010