高精度数模转换器论文_李丹

导读:本文包含了高精度数模转换器论文开题报告文献综述、选题提纲参考文献及外文文献翻译,主要关键词:数模转换器,误差,电流,静态,阵列,电容,失配。

高精度数模转换器论文文献综述

李丹[1](2019)在《低精度数模转换器和模数转换器下的室内太赫兹通信性能分析》一文中研究指出本文主要研究了下行量化太赫兹(THz)通信系统性能并分为叁种情况进行讨论。在系统模型中,假设在接入点(AP)采用1比特数模转换器(DAC)而在用户端采用多比特模数转换器(ADC)。另外,我们假设AP处采用阵列天线的天线架构,其中每条射频(RF)链单独连接一个与其它天线阵列互不相交的天线子集,并且阵列天线中的每根天线均连接一个移相器。同时,我们采用了包括模拟波束成形和数字波束成形的混合波束成形技术,并考虑了数字预编码技术,主要为最大比率传输(MRT)和迫零(ZF)预编码两种方法。通过理论分析和数值仿真结果指出,当阵列天线数目趋近于无穷大时,模拟波束成形中的方向角应该由可视径(LoS)中的AoA/AoD所决定。给出了大型子阵列天线方案中量化可达速率下限的闭合表达式,发现其与发射功率无关并且在MRT和ZF两种方法下的结果相同。此外证明了,在大规模阵列天线的条件下,由相位误差引起的速率损失可以忽略不计。总的来说,文章分析了一比特DAC和多比特ADC对室内太赫兹通信系统传输速率影响的特点。(本文来源于《华东师范大学》期刊2019-03-24)

陈雅雅[2](2018)在《用于高精度电容式微机械加速度计的低通∑△数模转换器研究与实现》一文中研究指出微机械加速度计具有体积小、重量轻、功耗低、成本低、可靠性高及易于批量生产等一系列的优点,目前已被广泛应用于航空航天、定位导航、汽车电子、工业控制等领域。其中,电容式微机械加速度片上系统将敏感质量块、固定电极和检测电路在单片上集成构成SoC,进一步压缩了体积、节约了成本、减小了对系统影响较大的寄生电容,而且重复性好、分辨率高、噪声低、温漂系数小、功耗低、结构较为简单,是目前广泛研究的一种微机械加速度计。在高精度电容式微机械加速度计SoC中,为了降低1/f噪声和输出电压失调等干扰,提高电容式微机械加速度计的精度,需要将400 Hz的低频加速度信号调制到DAC产生的高精度中频正弦载波上(100KHz~200KHz)。∑△DAC利用过采样技术和噪声整形技术,无需精密的电阻、电容等元件即可实现高分辨率,是在CMOS工艺下实现高精度数模转换的最佳途径。但传统的低通∑△ DAC集中于音频应用,带宽只有20 KHz,不能满足高精度加速度计应用需求,而且市面上也购买不到此类规格的带通DAC。在此背景下,本课题选择自行设计满足以上应用需求的∑△DAC芯片。相比较而言,200 KHz带宽的低通∑△DAC比100KHz~200KHz的带通∑△DAC电路架构简单、芯片面积小、易于实现。因此本课题采用了低通∑△DAC方案并获得了设计和流片的成功,达到了系统的各项指标要求。论文的主要工作分为两部分:1.论文针对高精度电容式微机械加速度计对输入正弦载波信号频率和性能的要求,在SMIC 0.18μm 1P6M Mixed-signal CMOS工艺下设计并实现了 200 KHz带宽的低通∑△DAC,核心面积2.6 mm2。实测结果表明:在200 KHz带宽范围内,SNDR不低于74dB,最高可达到78dB,动态范围为83dB。在1.8V/3.3V电源电压下(模拟电路与I/O为3.3 V,数字电路为1.8 V),带buffer(根据实际应用需要)的功耗为40.3mW,不带buffer(公平对比其它参考文献)的功耗为27 mW。通过与其它已发表且具有测试结果的相近带宽的低通∑△DAC研究文献对比,本设计的FOM为152 dB,处于平均水平(135 dB)之上。2.为了进一步降低该∑△DAC的功耗和信号带内热噪声,本课题对第一版设计进行了优化,优化后的仿真结果表明:在200 KHz带宽内第二版的SNDR仿真结果比第一版仿真结果提高了 4dB,FOM提升了 5dB。在1.8V/3.3V电源电压下,带buffer的功耗为26.3 mW,不带buffer的功耗为23.4 mW,相比第一版分别降低了 34.7%和13.3%。核心面积减小了 23%,降为2 mm2。论文的创新点包括:1.提出了一种用于∑△ DAC的新型带高通dither技术的∑△调制器,在抑制了谐波杂散的同时,降低了信号带内的噪声,经过公式推导和理论计算以及仿真验证得到:该技术相比传统dither技术的∑△调制器,SNDR提高了 6dB。2.虽然有关于高速电流舵DAC建模的研究和用于ADC的开关电容∑△调制器建模的研究,但是还没有查到关于建立开关电容∑△DAC完整模型的研究。本论文通过公式推导和理论计算,建立了低通开关电容∑△DAC的完整系统级模型,这对今后从事类似芯片电路设计的人员具有指导意义。3.在完成了第二版∑△DAC的设计之后,基于目前低压微功耗的设计趋势,为了降低传统运放的功耗,本论文提出了一种低压微功耗、同时实现高增益和宽输出电压摆幅的增益自举C类反相器,该C类反相器可以代替传统运放,实现信号的放大。相比传统的增益自举C类反相器,在功耗和负载一样的情况下,提出的结构直流增益可以提高37.3%,输出电压摆幅可以提高21.7%。(本文来源于《浙江大学》期刊2018-06-01)

张盼[3](2018)在《高速高精度数模转换器静态失配误差分析》一文中研究指出当代数字电路的速度增长迅速,数据转换器(ADC/DAC)作为连接数字信号和模拟信号的接口,对它的速度和性能也有了更高的要求,成为一个研究的热点。而且数据转换器在无线通信、高清视频等多个领域内被广泛使用,是影响系统性能的重要模块。本论文针对电流源静态失配误差对DAC静态性能以及动态性能的影响,采用中芯国际(SMIC)40nm工艺设计一款10位10GSPS D/A转换器,调研已知的电流源阵列布局方案,通过仿真设计最优化的电流源阵列布局,除此之外还包括动态元素校准(DEM)的学习与应用,利用DEM技术消除输出误差与输入数字码之间的相关性,以求利用DEM优化DAC的输出结果,最后讲述了其他对静态失配误差有减弱或消除作用的校准方法,如自校准、随机时钟全校准等。文章的最后介绍了DAC实现中不可少的电路的设计,如译码电路、单位电流源电路、开关驱动电路。本论文首先介绍了DAC的工作原理;选择了当下使用较为广泛的电流舵型的DAC;其次作为确定静态失配误差模型的前提,研究分段对DAC性能的影响后,对10位的DAC进行了分段,在通过MATLAB建模、仿真和分析以及综合考虑了DAC的INL、DNL、毛刺以及面积等关键因素的基础上,最终选择了4+3+3的分段,分段的译码方式不同;本文的重点是研究静态失配误差对DAC主要指标的影响,它分为系统性误差与随机性误差,分别对DAC的性能有着不同程度的影响;为更好地理解静态失配误差的来源,本文对电流源的设计方法进行了研究,在Cadence中进行晶体管级的电流源电路结构的仿真,得到想要的的电流源输出电流,设计高交叉点开关驱动电路;MATLAB搭建模型主要是对不同电流源阵列排布、不同系统误差和随机误差设置的情况下对“4+3+3”分段的DAC进行了仿真,从仿真结果中得到DNL、INL、SFDR与ENOB等特性参数,从而分析找到最优化的电流源排布结构;由于电流源布局确定,所以固定的数字码输入就固定了输出,也具有固定的误差,这使得误差与输入相关,本文研究了DEM技术以求优化DAC的性能,除此之外还简单介绍了其他校准方法对静态失配误差的消除或减弱;最终简单介绍了构成DAC的其他电路模块的设计,综合起来完成对10位DAC的实现。最终得到一种优化的电流源阵列布局,并实现DEM随机化,对结合这两个方面优化的DAC进行仿真,得到的结果能够达到预期效果,具有优化性能的作用。(本文来源于《西安电子科技大学》期刊2018-05-01)

杨会利[4](2018)在《高可靠高精度R-2R型数模转换器的研究》一文中研究指出数模转换器(DAC)在复杂的数字世界中,扮演着重要的角色。数模转换器能够将数字输入信号转换成模拟输出信号,常用于转换数字音频或视频等信号。随着无线通信、数字音频的爆发增长,DAC适应市场的需求向更高速度、更高分辨率、更低成本等方向发展。目前,DAC已经有许多不同的结构,各有特点和局限性。本文首先分析了电荷比例型DAC、电流比例型DAC、电压比例型DAC这叁种DAC的结构,比较他们各自结构的优缺点,并采用R-2R电阻结构设计了一款应用于工业自动控制的DAC芯片。通过分析R-2R型DAC线性误差,得出R-2R电阻转换网络中各位模拟开关尺寸的比例关系,改进传统结构提出“5+7”分段电阻网络结构。本人主要负责降压电路、控制时钟信号产生电路、输入数字信号处理电路、存储器电路设计及R-2R电阻网络的设计。设计采用了 Candence公司的一系列软件,设计流程如下:首先进行原理图输入、再做全定制版图设计、然后进行版图规则检查(DRC)、版图与电路一致性检查(LVS)、寄生参数提取(PEX)、电路后端仿真。在设计电路版图过程中注意了器件的匹配与干扰的隔离。经Spectre后仿表明:常温环境下DAC的积分非线性误差(INL)和微分非线性误差(DNL)分别小于0.46LSB、0.26LSB,在-55~125℃范围内INL和DNL分别为0.54LSB、0.3LSB,建立时间为1μs,转换速度为1M。满足设计要求INL为1LSB、DNL为0.5LSB的设计要求,实现了芯片的高精度和高稳定性。设计基于CSMC 0.25μm 30VBCD 1P6M工艺对所设计的DAC芯片进行流片验证。(本文来源于《安徽大学》期刊2018-05-01)

常路讯[5](2018)在《高速高精度的电流舵型数模转换器》一文中研究指出数模转换器(Digital to Analog Converter,DAC)用来将数字量转换为模拟量,在无线通信系统、微机系统及图像处理等领域具有非常重要的应用。数模转换器的精度和速度是衡量其性能的核心指标,因此对于高速高精度的数模转换器的研究具有重大意义和深远影响。本文分析比较了不同结构的数模转换器的优缺点,并讨论了影响数模转换器性能的非理想因素,如线性度、匹配误差、有限输出阻抗等。因为电流舵型数模转换器可以直接驱动负载而不需要缓冲器,所以本文设计了一个14位分辨率、2GHz采样率的电流舵型数模转换器。构成电流舵型数模转换器的模块主要有:低电压差分信号(Low-Voltage Differential Signal,LVDS)接口电路、温度计译码器、开关驱动电路、开关阵列和电流源阵列。该数模转换器采用分段式结构,其中高5位采用温度计译码结构,低9位采用二进制译码结构。电流源阵列采用随机开关方案来抑制由工艺或热梯度产生的梯度误差和对称误差。另外,本文采用数字预失真算法提高数模转换器的动态性能。本文所设计的数模转换器在TSMC65nm1P7MCMOS工艺下制作完成,采用1.3V/2V的数字/模拟混合电压。通过对开关驱动电路和电流源电路的优化,提高了数模转换器的动态性能。测试结果显示,在2 GHz的时钟采样频率、240 MHz的工作频率下,无杂散动态范围(Spurious Free Dynamic Range,SFDR)为63.8 dBc,开启数字预失真校准后为70 dBc。该数模转换器的面积仅为0.19 mm2,总功耗为490 m W。(本文来源于《浙江大学》期刊2018-01-15)

戈益坚,徐静[6](2017)在《一种应用于高精度数模转换器的LVDS信号接收器的设计》一文中研究指出LVDS信号是一种低功耗、高速度的信号传输技术,其具备低功耗以及低噪声的优良特性,非常适合作为高精度数模转换器的输入信号。本文介绍了一款高精度数模转换器内部的LVDS信号接收器电路,分别介绍了信号接收器的预放大器、电压比较器、整形缓冲器电路的设计,并对系统整体进行了功能性验证。(本文来源于《科技视界》期刊2017年35期)

吴克军[7](2017)在《高速高精度电流舵数模转换器校正技术研究》一文中研究指出在无线通讯、信号合成、雷达等诸多系统中,数模转换器(Digital-to-Analog,DAC)作为连接数字域到模拟域的桥梁发挥着越来越重要的作用,也成为限制系统性能的模块之一。电流舵结构DAC由于其信号带宽只受输出节点的电阻、电容影响,非常适合设计高速高精度DAC,被广泛应用于DAC系统中。然而电流舵结构DAC的性能极大地受到非理想因素的限制。尤其随着DAC向着高精度、高采样率以及高信号带宽方向发展时,这些非理想因素限制着高速高精度DAC的实现。在此背景下,本文主要研究了高速高精度电流舵DAC中的误差来源及其对DAC性能的影响,分别针对静态误差与动态误差提出了相应的校正方法,并流片进行了验证。在静态误差校正方面,本论文分析了静态误差的不同来源,并进行了建模分析和理论推导,提出了基于窗口预测的数字前台自校正技术,用以消除电流源的静态失配误差,提高DAC的系统性能。该方法在传统数字校正技术的基础上,加入误差电流窗口预测技术,即在将误差电流逐次量化成对应数字码前,先判定误差电流是否在给定的窗口预测范围内。若在窗口预测范围内,则误差电流的量化从给定的区间开始量化,否则从最初始开始量化。通过窗口预测技术的引入,DAC实现了芯片面积小,线性度好,校正周期少和低功耗的特点。本文设计了一个12位200MS/s采样率电流舵型DAC,通过40nm CMOS工艺流片并测试。在相同的静态性能要求下,单位电流源的相对偏差范围从0.8%增大到2.4%,电流源面积减小而带来的误差通过数字前台自校正技术进行校正。最终电流源阵列的面积减小了88.88%,DAC的核心面积为0.42mm~2。测试结果显示,DAC的无杂散动态范围(Spurious-free Dynamic Range,SFDR)在低频下达到了78.8dBc,在整个Nyquist范围内大于62dBc,静态性能中微分非线性误差(Differential Non-Linearity,DNL)小于±0.6LSB,积分非线性(Integral Non-Linearity,INL)误差小于±1.31LSB。此外,由于窗口预测技术的引入,在校正过程中校正周期数缩短了12.8%。在动态误差校准方面,本论文对电流舵DAC的幅值误差与时序误差进行了建模以及理论分析,提出了基于拆分与动态重组(Splitting and Dynamic Regrouping,SDR)技术的动态误差校正技术。首先将每个MSB电流源拆分成两个子MSB电流源,理想情况下两个子电流源具有相同的电流值;然后通过动态误差检测模块量化所有子MSB电流源的动态误差并对其进行排序;再通过剩余误差最小的原则将所有子MSB电流源进行两两动态重组,形成新的MSB电流源开关顺序。通过基于SDR的动态误差校正技术校正后,在实现相同的DAC系统性能的前提下,SDR技术可以将单位电流源的相对偏差范围从0.2%增大到0.88%,这将使DAC的电流源阵列减小了93.75%。本论文通过在40nm CMOS工艺下设计了一个14位200MS/s采样率电流舵型DAC,其核心面积为2.21mm~2。通过对版图提取参数并后仿,仿真结果显示,静态性能中INL为0.427LSB,DNL为0.23LSB。在200MS/s采样率下,输入正弦信号为17.1875MHz时SFDR为95.51dBc,在整个Nyquist输入频率内,DAC的SFDR大于62dBc。(本文来源于《电子科技大学》期刊2017-10-31)

黄硕[8](2016)在《高速高精度电流舵数模转换器研究与实现》一文中研究指出当今无线通信系统在往超高带宽,超多载波的调制方式发展,例如802.11ac和4G-LTE,在这些应用里面,系统要求越来越高的信号非失真与信噪比,以此提高信号传输质量。数模转换器是数字基带与射频前端的纽带,也决定了整个无线信号发射级的性能。在系统应用中无杂散动态范围(SFDR),叁阶交调(IM3),噪声谱密度(NSD)都是很重要的参数。电流舵型是一种电流输出到差分50Ω电阻的高速数模转化器实现方法,但是由于其电流源失配,参杂非线性,温度变化,版图设计等引起的误差使之线性度降低。对于低速架构而言,静态误差是其主要非理想因素,通过静态校准或者动态原件匹配可以得到很好的线性度,但是对于高速到GHz的架构,动态误差和寄生效应会导致线性度急速下降,DEM会极大地提高NSD,而静态误差校准方法无法应用于动态误差上。在本文中,首先介绍了数模转换器的基本结构,详细阐述了基于分段式架构,采用高6为动态元件匹配,与低8位二进制码,1G采样率14比特精度电流舵型数模转换器电路实现。在电路实现过程中,基于发现的动态误差以及寄生效应等误差,提出了一种整体排列组合的方法。通过整体排列组合结合中有效位DEM的方法可以使得高有效位和低有效位总和的静态误差与动态误差得到校准,从而极大提高了整个奈奎斯特频带的线性度。(本文来源于《上海交通大学》期刊2016-01-01)

赵毅强,戴鹏,张赟[9](2015)在《1种适用于高精度逐次逼近型模数转换器的3段式电容型数模转换器(英文)》一文中研究指出在电荷重分配的逐次逼近型模数转换器(SAR ADC)中,电容消耗的面积越来越严重,因为随着ADC的位数的升高电容的数量急剧增加.为了解决这个问题,提出了1种3段式电容型数模转换器(DAC).它能够兼容传统的2进制加权DAC的转换方法而不需要增加额外的逻辑电路.这种3段式结构在GF 0.35μm工艺下被应用于1个14位的SAR ADC,后仿结果可以达到13.56位的有效位数,并且与不分段的DAC相比,可以节省99.4%的面积;与2段式的DAC相比,可以节省62.5%的面积.(本文来源于《南开大学学报(自然科学版)》期刊2015年06期)

钱子桁[10](2015)在《14位高速高精度CMOS数模转换器研究》一文中研究指出随着无线通信的领域的迅猛发展,数模转换器以及模数转换器做为连接模拟信号与数字信号之间连接的枢纽,其重要性越来越高。由于数字电路处理速度的迅速提升,高性能的数模以及模数转换器的发展就成为了制约整个通讯芯片产业发展的重要因素。同时随着如今工艺尺寸的不断缩小,模拟芯片的设计难度也在不断的提高,这就给高性能DAC的设计者带来了巨大的挑战。电流舵DAC由于其能够支持极高采样率以及对于标准工艺的优秀兼容性,一直以来都是超高速DAC设计者们常用的主要结构。但是电流舵DAC也不可避免的存在着许多不足的地方,开关信号产生的毛刺能量以及电流源阵列内所存在的各种静态以及动态失配会很大程度上限制DAC的线性度。本文针对以上影响进行了优化与改进从而提升了DAC的线性度。本文基于SMIC0.18μm的标准CMOS生产工艺进行设计,设计了一款采样速率最高能够达到3GSPS的14位高速高精度电流舵DAC。此DAC采用了高4位低10位的分段式译码结构对输入信号进行译码,其中高位采用了改进型的分组随机旋转二进制译码结构对输入的数字信号进行译码。采用此译码方式能够有效的在电路的复杂度以及电路动态匹配性能之间寻找平衡点,随后使用四通道数据内插技术对经过译码之后的四路低频采样信号进行内插组合而成一个最高能够达到3GSPS的高频采样信号从而达到提升DAC动态性能的目的,本文所采用的单位电流源使用的共源共栅的结构来提升电流源的的输出阻抗,同时采用了四相开关结构来降低控制信号翻转产生的毛刺对于DAC线性度的影响,提高DAC的整体性能。对整体电路进行了基本功能的仿真以及无杂散动态范围(SFDR)的仿真,仿真结果显示在采样频率达到3GHz的情况下SFDR达到了75dB。在版图的绘制阶段使用了Cadence环境下的Virtuoso图形化版图设计工具对版图进行了设计,严格按照SMIC工艺的要求以及模拟版图设计方法进行仔细的设计,而且在设计的过程中考虑到工艺失配的影响运用了电流源阵列匹配技术对电流源阵列的版图进行优化设计。(本文来源于《西安电子科技大学》期刊2015-11-01)

高精度数模转换器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

微机械加速度计具有体积小、重量轻、功耗低、成本低、可靠性高及易于批量生产等一系列的优点,目前已被广泛应用于航空航天、定位导航、汽车电子、工业控制等领域。其中,电容式微机械加速度片上系统将敏感质量块、固定电极和检测电路在单片上集成构成SoC,进一步压缩了体积、节约了成本、减小了对系统影响较大的寄生电容,而且重复性好、分辨率高、噪声低、温漂系数小、功耗低、结构较为简单,是目前广泛研究的一种微机械加速度计。在高精度电容式微机械加速度计SoC中,为了降低1/f噪声和输出电压失调等干扰,提高电容式微机械加速度计的精度,需要将400 Hz的低频加速度信号调制到DAC产生的高精度中频正弦载波上(100KHz~200KHz)。∑△DAC利用过采样技术和噪声整形技术,无需精密的电阻、电容等元件即可实现高分辨率,是在CMOS工艺下实现高精度数模转换的最佳途径。但传统的低通∑△ DAC集中于音频应用,带宽只有20 KHz,不能满足高精度加速度计应用需求,而且市面上也购买不到此类规格的带通DAC。在此背景下,本课题选择自行设计满足以上应用需求的∑△DAC芯片。相比较而言,200 KHz带宽的低通∑△DAC比100KHz~200KHz的带通∑△DAC电路架构简单、芯片面积小、易于实现。因此本课题采用了低通∑△DAC方案并获得了设计和流片的成功,达到了系统的各项指标要求。论文的主要工作分为两部分:1.论文针对高精度电容式微机械加速度计对输入正弦载波信号频率和性能的要求,在SMIC 0.18μm 1P6M Mixed-signal CMOS工艺下设计并实现了 200 KHz带宽的低通∑△DAC,核心面积2.6 mm2。实测结果表明:在200 KHz带宽范围内,SNDR不低于74dB,最高可达到78dB,动态范围为83dB。在1.8V/3.3V电源电压下(模拟电路与I/O为3.3 V,数字电路为1.8 V),带buffer(根据实际应用需要)的功耗为40.3mW,不带buffer(公平对比其它参考文献)的功耗为27 mW。通过与其它已发表且具有测试结果的相近带宽的低通∑△DAC研究文献对比,本设计的FOM为152 dB,处于平均水平(135 dB)之上。2.为了进一步降低该∑△DAC的功耗和信号带内热噪声,本课题对第一版设计进行了优化,优化后的仿真结果表明:在200 KHz带宽内第二版的SNDR仿真结果比第一版仿真结果提高了 4dB,FOM提升了 5dB。在1.8V/3.3V电源电压下,带buffer的功耗为26.3 mW,不带buffer的功耗为23.4 mW,相比第一版分别降低了 34.7%和13.3%。核心面积减小了 23%,降为2 mm2。论文的创新点包括:1.提出了一种用于∑△ DAC的新型带高通dither技术的∑△调制器,在抑制了谐波杂散的同时,降低了信号带内的噪声,经过公式推导和理论计算以及仿真验证得到:该技术相比传统dither技术的∑△调制器,SNDR提高了 6dB。2.虽然有关于高速电流舵DAC建模的研究和用于ADC的开关电容∑△调制器建模的研究,但是还没有查到关于建立开关电容∑△DAC完整模型的研究。本论文通过公式推导和理论计算,建立了低通开关电容∑△DAC的完整系统级模型,这对今后从事类似芯片电路设计的人员具有指导意义。3.在完成了第二版∑△DAC的设计之后,基于目前低压微功耗的设计趋势,为了降低传统运放的功耗,本论文提出了一种低压微功耗、同时实现高增益和宽输出电压摆幅的增益自举C类反相器,该C类反相器可以代替传统运放,实现信号的放大。相比传统的增益自举C类反相器,在功耗和负载一样的情况下,提出的结构直流增益可以提高37.3%,输出电压摆幅可以提高21.7%。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

高精度数模转换器论文参考文献

[1].李丹.低精度数模转换器和模数转换器下的室内太赫兹通信性能分析[D].华东师范大学.2019

[2].陈雅雅.用于高精度电容式微机械加速度计的低通∑△数模转换器研究与实现[D].浙江大学.2018

[3].张盼.高速高精度数模转换器静态失配误差分析[D].西安电子科技大学.2018

[4].杨会利.高可靠高精度R-2R型数模转换器的研究[D].安徽大学.2018

[5].常路讯.高速高精度的电流舵型数模转换器[D].浙江大学.2018

[6].戈益坚,徐静.一种应用于高精度数模转换器的LVDS信号接收器的设计[J].科技视界.2017

[7].吴克军.高速高精度电流舵数模转换器校正技术研究[D].电子科技大学.2017

[8].黄硕.高速高精度电流舵数模转换器研究与实现[D].上海交通大学.2016

[9].赵毅强,戴鹏,张赟.1种适用于高精度逐次逼近型模数转换器的3段式电容型数模转换器(英文)[J].南开大学学报(自然科学版).2015

[10].钱子桁.14位高速高精度CMOS数模转换器研究[D].西安电子科技大学.2015

论文知识图

4.23高速高精度数模转换器版图...高精度的数模转换器的测量框图高精度的数模转换器的积分原理图存储器存取模式转换控制在本系统中要...新型被动型铆原子频标的结构框图先生在橄主口幼饼

标签:;  ;  ;  ;  ;  ;  ;  

高精度数模转换器论文_李丹
下载Doc文档

猜你喜欢